

# Gowin 云源软件 **用户指南**

SUG100-4.4, 2025-02-28

#### 版权所有 © 2025 广东高云半导体科技股份有限公司

GO<sup>IVI</sup>IN IN Cowin、GOWIN、gowin、GowinSynthesis、高云、云源、小蜜蜂以及晨熙均为广东高云半导体科技股份有限公司注册商标,本手册中提到的其他任何商标,其所有权利属其拥有者所有。未经本公司书面许可,任何单位和个人都不得擅自摘抄、复制、翻译本文档内容的部分或全部,并不得以任何形式传播。

#### 免责声明

本文档并未授予任何知识产权的许可,并未以明示或暗示,或以禁止反言或其它方式授予任何知识产权许可。除高云半导体在其产品的销售条款和条件中声明的责任之外,高云半导体 概不承担任何法律或非法律责任。高云半导体对高云半导体产品的销售和/或使用不作任何 明示或暗示的担保,包括对产品的特定用途适用性、适销性或对任何专利权、版权或其它知 识产权的侵权责任等,均不作担保。高云半导体对文档中包含的文字、图片及其它内容的准 确性和完整性不承担任何法律或非法律责任,高云半导体保留修改文档中任何内容的权利, 恕不另行通知。高云半导体不承诺对这些文档进行适时的更新。

#### 版本信息

| 日期         | 版本  | 说明                                                                                         |  |
|------------|-----|--------------------------------------------------------------------------------------------|--|
| 2021/06/17 | 2.5 | ● 更新界面截图及部分描述;                                                                             |  |
| 2021/00/17 | 2.0 | ● 移除Synplify Pro相关的内容。                                                                     |  |
|            |     | ● 更新SSPI和MSPI的复用管脚信息;                                                                      |  |
|            |     | ● 更新-ireg_in_iob/-oreg_in_iob/-ioreg_in_iob的描述;                                            |  |
| 2021/11/02 | 2.6 | ● 移除MODE复用管脚的配置;                                                                           |  |
|            |     | <ul> <li>Place &amp; Route新增BitStream配置坝: Power On Reset;</li> <li>- 增加位直立供入切</li> </ul>   |  |
| 0000/05/00 | 0.7 |                                                                                            |  |
| 2022/05/20 | 2.7 | 更新Loading Rate的取值。                                                                         |  |
| 2022/07/28 | 2.8 | ● Place & Route 新增配直选坝: Route Maxtan;                                                      |  |
|            |     | ● 利增LiDialy的使用力法。                                                                          |  |
|            |     | ● 史新能直选坝power_on_reset名称;<br>● 新始Pitetroom配置选项 Turn Off Pondgop                            |  |
| 2022/10/28 | 2.9 | <ul> <li>新增Distream能直选项: Turn On Danugap;</li> <li>新增DSim Cloud仿直验证云平台,</li> </ul>         |  |
|            |     | <ul> <li>● 新增第9章 附录。</li> </ul>                                                            |  |
|            |     | ● 新增Device Version信息:                                                                      |  |
|            |     | ● Synthesize新增配置项TclPre:                                                                   |  |
| 2022/12/16 | 2.0 | ● 将配置选项Background Programming的取值Internal改为                                                 |  |
| 2022/12/10 | 3.0 | GoConfig/UserLogic;                                                                        |  |
|            |     | ● Place & Route新增配置选项Generate Post-PnR VHDL Simulation                                     |  |
|            |     |                                                                                            |  |
|            |     | ● 将配置选项Background Programming的取值GoConfig/UserLogic分<br>振力CoConfig_UserLogic元 社 西 社 西 社 世 社 |  |
| 2023/03/31 | 3.1 | 亦为Goconling、UserLogic网个远坝,开更利相大抽处;<br>● 工具栏中摘加EloorPlanner和Timing Constraints Editor.      |  |
|            |     | <ul> <li>● 新增Tcl命令-clock route order。</li> </ul>                                           |  |
|            |     | ● 更新Place & Route和Bitstream配置洗项:                                                           |  |
| 2023/04/20 | 3.2 | ● 新增Bitstream配置选项Multi Boot和MSPI JUMP。                                                     |  |
|            | 3.3 | ● 新增Bitstream配置选项Enable External Master Config Clock和                                      |  |
| 2023/05/25 |     | Enable CMSER;                                                                              |  |
|            |     | ● 新增配置选项Global,可设置VCCX值。                                                                   |  |
| 2023/06/30 | 3.4 | 综合配置选项Ram R/W Check默认值改为不勾选。                                                               |  |
|            |     | ● GW5A-25-MBGA121N的配置选项Use SSPI as regular IO为勾选状态                                         |  |
|            |     | 且不可更改;                                                                                     |  |
| 2022/09/19 | 3.5 | ● GW5AT-138/GW5AST-138/GW5A-138器件的配置选项Place input                                          |  |
| 2023/00/10 |     | IOB的默认值改为False:                                                                            |  |
|            |     | ● GW5AT-138/GW5AST-138/GW5A-138器件的Place & Route新增配                                         |  |
|            |     | 置选项Replicate Resources。                                                                    |  |
|            |     | ● 更新GW5A(S)(T)-138、GW5A(R)-25 Loading Rate的取值;                                             |  |
| 2023/09/28 | 3.6 | ● 更新配置选项CMSER;                                                                             |  |
|            |     | ● 更新配置选项Feature sysControl下的MSPI JUMP选项。                                                   |  |
| 2023/10/31 | 3.7 | ● 更新图4-16工程文件属性对话框;                                                                        |  |

| 日期                                                                                                | 版本    | 说明                                                                                                                                                                                                                  |  |
|---------------------------------------------------------------------------------------------------|-------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
|                                                                                                   |       | ● 新增Tcl命令create_project和import_files。                                                                                                                                                                               |  |
| 2023/11/30                                                                                        | 3.8   | <ul> <li>Program Device名称更新为Programmer;</li> <li>Place &amp; Route配置选项Place Option新增取值2;</li> <li>更新小蜜蜂家族和晨熙<sup>®</sup>家族器件的Loading Rate取值;</li> <li>新增Tcl命令run close;</li> <li>新增Output Base Name配置选项。</li> </ul> |  |
| 2024/02/02                                                                                        | 3.9   | <ul> <li>更新GW2AN-9X、GW2AN-18X Loading Rate的取值;</li> <li>配置选项Enable CMSER更新为Enable SEU Handler;</li> <li>新增配置选项Constraints,可用于配置Frequency。</li> </ul>                                                                |  |
| 2024/03/29                                                                                        | 4.0   | <ul> <li>● 新增GW5AT-60 Loading Rate的取值;</li> <li>● 新增Bitstream配置选项 "Enable CTP"。</li> </ul>                                                                                                                          |  |
| 2024/06/28                                                                                        | 4.1   | <ul> <li>● 新增Tcl命令open_project;</li> <li>● Place &amp; Route下新增配置选项 "VCC";</li> <li>● 新增虚拟输入输出调试工具。</li> </ul>                                                                                                      |  |
| 2024/08/09                                                                                        | 4.1.1 | <ul> <li>Place &amp; Route 配置选项 Place Option 新增取值 3;</li> <li>更新 open_project 命令说明。</li> </ul>                                                                                                                      |  |
| 2024/10/25                                                                                        | 4.2   | <ul> <li>Place &amp; Route 配置选项 Place Option 新增取值 4;</li> <li>C版 GW1N-2/GW1NR-2/GW1N-1P5 的配置选项 Background<br/>Programming 新增取值 "GoConfig Mode1";</li> <li>Place &amp; Route 下新增配置选项 "Incremental PnR"。</li> </ul>   |  |
| 2024/12/31       4.3       ● Hie         2025/02/28       4.4       ● Bit         ● 更新       ● 更新 |       | <ul> <li>● Hierarchy 层级显示窗口增加搜索功能;</li> <li>● 新增眼图分析工具 GoBert。</li> </ul>                                                                                                                                           |  |
|                                                                                                   |       | <ul> <li>BitStream 配置选项中 SPI Flash 地址访问模式 Normal 改为 Single;</li> <li>更新第 8 章 Tcl 命令说明。</li> </ul>                                                                                                                   |  |

# 目录

| 目录i                      |
|--------------------------|
| 图目录v                     |
| 表目录viii                  |
| 1 关于本手册                  |
| 11 手冊内容 1                |
| 12 相关文档 1                |
| 1.3 术语、缩略语2              |
| 1.4 技术支持与反馈              |
| 2 云源概试 3                 |
| 21 篇众 3                  |
| 2.1 间介                   |
| 2.2 心开文时                 |
|                          |
|                          |
| 3.1 标题栏                  |
| 3.2 采甲栏                  |
| 3.2.1 File 来甲栏           |
| 3.2.2 Edit 米平仁           |
| 3.2.3 PTOJECT 米平仁        |
| 5.2.4 100IS 来平仁          |
| 3.2.5 Wildow 未平仁         |
| 33 丁耳栏                   |
| 34 丁程管理区 (Design) 10     |
| 3.5 过程管理区(Process)       |
| 3.6 设计层级显示区(Hierarchy)11 |
| 3.6.1 右键菜单11             |
| 3.6.2 资源显示               |
| 3.6.3 文件加密12             |
|                          |

i

|   | 3.6.4 搜索功能              | 15   |
|---|-------------------------|------|
|   | 3.7 源文件编辑区              | 15   |
|   | 3.8 信息输出区               | 16   |
| 4 | 云源使用                    | . 19 |
|   | 4.1 新建工程                | 19   |
|   | <b>4.2</b> 打开工程         | 21   |
|   | 4.3 编辑工程                | 22   |
|   | 4.3.1 编辑工程器件            | 23   |
|   | 4.3.2 编辑工程文件            | 24   |
|   | 4.3.3 编辑工程配置            | 29   |
|   | 4.4 管理工程过程              | 54   |
|   | 4.4.1 Design Summary    | 55   |
|   | 4.4.2 User Constraints  | 56   |
|   | 4.4.3 Synthesize        | 56   |
|   | 4.4.4 Place & Route     | 57   |
|   | 4.4.5 Programer         | 58   |
|   | 4.5 工程存档及恢复             | 59   |
|   | 4.5.1 工程存档              | 59   |
|   | 4.5.2 恢复存档工程            | 60   |
|   | 4.6 退出软件                | 61   |
| 5 | 云源集成工具                  | . 62 |
|   | 5.1 物理约束编辑器             | 62   |
|   | 5.2 时序约束编辑器             | 64   |
|   | 5.3 IP Core 产生器         | 64   |
|   | 5.4 在线逻辑分析仪             | 66   |
|   | 5.5 功耗分析工具              | 68   |
|   | 5.6 存储器初始化文件编辑器         | 69   |
|   | 5.7 User Flash 初始化文件编辑器 | 71   |
|   | 5.7.1 二进制格式(Bin File)   | 71   |
|   | 5.7.2 十六进制格式(Hex File)  | 72   |
|   | 5.8 原理图查看器              | 74   |
|   | 5.9 虚拟输入输出调试工具          | 75   |
|   | 5.10 眼图分析工具 GoBert      | 76   |
| 6 | 云源输出文件                  | 78   |
|   | 6.1 综合报告                | 78   |
|   | 6.2 布局布线报告              | 79   |
|   |                         | -    |

ii

|   | 6.3 端口属性报告             | 80       |
|---|------------------------|----------|
|   | 6.4 时序报告               | 81       |
|   | 6.5 功耗分析报告             | 81       |
| 7 | 仿真文件                   | 83       |
|   | 7.1 功能仿真文件             |          |
|   | 7.2 时序仿直文件             |          |
| 8 | Tcl 会会说明               | 85       |
| 0 |                        |          |
|   | 8.1 后初命令行模式            |          |
|   | 8.1.1 gw_sn.exe        |          |
|   | 8.2 命令                 |          |
|   | 8.2.1 命令分尖             |          |
|   | 8.2.2 命令列表             |          |
|   | 8.3 命令介绍               |          |
|   | 8.3.1 add_file         |          |
|   | 8.3.2 create_ipc       |          |
|   | 8.3.3 create_project   |          |
|   | 8.3.4 generate_target  |          |
|   | 8.3.5 get_lps          |          |
|   | 8.3.6 Import_liles     |          |
|   | 8.3.8 open project     |          |
|   | 8.3.9 read inc         | 93<br>Q4 |
|   | 8 3 10 report property | 94       |
|   | 8.3.11 rm file         | 95       |
|   | 8.3.12 run             |          |
|   | 8.3.13 run close       |          |
|   | 8.3.14 saveto          |          |
|   | 8.3.15 set_device      |          |
|   | 8.3.16 set_file_enable |          |
|   | 8.3.17 set_file_prop   |          |
|   | 8.3.18 set_option      |          |
|   | 8.3.19 set_property    | 140      |
|   | 8.3.20 source          | 141      |
|   | 8.3.21 write_ip_tcl    | 142      |
| 9 | 附录                     | 144      |
|   | 9.1 文件说明               | 144      |
|   | 9.2 文件和文件夹命名规则         | 145      |

| 安全声明 | 145  |
|------|------|
|      |      |
|      | 安全声明 |

# 图目录

| 图 3-1 软件用户界面                     | 6  |
|----------------------------------|----|
| 图 3-2 Hierarchy 窗口右键菜单显示         | 12 |
| 图 3-3 Hierarchy 窗口资源信息显示         | 12 |
| 图 3-4 Pack User Design 对话框       | 13 |
| 图 3-5 Pack User Design 对话框打印信息   | 14 |
| 图 3-6 Pack User Design 对话框提取错误信息 | 14 |
| 图 3-7 Hierarchy 窗口搜索功能           | 15 |
| 图 3-8 Find & Replace 对话框         | 16 |
| 图 3-9 Search Result 窗口           | 16 |
| 图 3-10 信息输出窗口                    | 17 |
| 图 3-11 Tcl 编辑窗口                  | 18 |
| 图 4-1 新建工程                       | 19 |
| 图 4-2 新建工程向导                     | 20 |
| 图 4-3 设置 FPGA 器件信息               | 21 |
| 图 4-4 工程信息                       | 21 |
| 图 4-5 打开文件                       | 22 |
| 图 4-6 工程文件窗口                     | 23 |
| 图 <b>4-7</b> 工程配置芯片型号            | 24 |
| 图 4-8 新建文件对话框                    | 24 |
| 图 4-9 新建 Verilog File 对话框        | 25 |
| 图 4-10 新建配置文件对话框                 | 25 |
| 图 4-11 GPA 配置文件窗口                | 26 |
| 图 4-12 Design 窗口右键菜单             | 26 |
| 图 4-13 工程文件编辑菜单                  | 27 |
| 图 4-14 外部编辑器                     | 27 |
| 图 4-15 Save Modified Files 对话框   | 28 |
| 图 4-16 工程文件属性对话框                 | 28 |
| 图 4-17 工程配置选项对话框                 | 29 |
| 图 4-18 General 配置选项              | 30 |

| 图 4-19 Frequency(MHz)配置选项                             | 31 |
|-------------------------------------------------------|----|
| 图 4-20 GowinSynthesis 参数配置项                           | 31 |
| 图 4-21 配置布局布线选项                                       | 33 |
| 图 4-22 配置 Voltage 选项                                  | 34 |
| 图 4-23 配置布局选项                                         | 34 |
| 图 4-24 配置布线选项                                         | 35 |
| 图 4-25 配置复用管脚选项                                       | 36 |
| 图 4-26 Unused Pin 选项                                  | 37 |
| 图 4-27 Incremental PnR 选项                             | 38 |
| 图 4-28 配置 Bitstream General 选项                        | 39 |
| 图 4-29 配置 sysControl 选项                               | 40 |
| 图 4-30 Background Programming 设为 I2C                  | 49 |
| 图 4-31 Background Programming 设为 I2C/JTAG/SSPI/QSSPI  | 50 |
| 图 4-32 Frequency Divider 选项                           | 51 |
| 图 4-33 Enable SEU Handler 选项                          | 52 |
| 图 4-34 Enable Error Injection 选项                      | 52 |
| 图 4-35 非 GW5A(N)(S)(R)(T)系列器件配置 Feature sysControl 选项 | 53 |
| 图 4-36 GW5A(N)(S)(R)(T)系列器件配置 Feature sysControl 选项   | 53 |
| 图 4-37 工程 Process 窗口                                  | 55 |
| 图 4-38 工程信息显示                                         | 55 |
| 图 4-39 右击 Synthesize                                  | 57 |
| 图 4-40 Programmer 界面                                  | 59 |
| 图 4-41 工程存档对话框                                        | 60 |
| 图 4-42 恢复存档工程对话框                                      | 60 |
| 图 5-1 Chip Array 窗口                                   | 63 |
| 图 5-2 Package View 窗口                                 | 63 |
| 图 5-3 创建时序约束界面                                        | 64 |
| 图 5-4 IP Core Generator 窗口                            | 65 |
| 图 5-5 GAO 配置文件窗口                                      | 67 |
| 图 5-6 GAO 界面                                          | 67 |
| 图 5-7 GPA 配置文件窗口                                      | 68 |
| 图 5-8 初始化文件新建 New 对话框                                 |    |
| 图 5-9 初始化文件新建 New File 对话框                            |    |
| 图 5-10 初始化文件配置窗口                                      | 70 |
| 图 5-11 列数配置                                           | 71 |
| 图 5-12 批量设置                                           | 71 |
| 图 5-13 初始化文件新建 New 对话框                                | 72 |
|                                                       |    |

| 图 5-14 初始化文件新建 New File 对话框             | . 73 |
|-----------------------------------------|------|
| 图 5-15 初始化文件配置窗口                        | . 73 |
| 图 5-16 批量设置                             | . 74 |
| 图 5-17 RTL Design Viewer 窗口             | . 74 |
| 图 5-18 Post-Synthesis Netlist Viewer 窗口 | . 75 |
| 图 5-19 GVIO 配置文件窗口                      | . 76 |
| 图 5-20 GoBert 窗口                        | . 77 |
| 图 6-1 GowinSynthesis 综合报告               | . 78 |
| 图 6-2 Place & Route Report              | . 79 |
| 图 6-3 Ports & Pins Report               | . 80 |
| 图 6-4 时序报告内容                            | . 81 |
| 图 6-5 功耗分析报告                            | . 82 |
| 图 7-1 选项配置                              | . 84 |

# 表目录

| 4 |
|---|
| ō |
|   |

# **1** 关于本手册

## 1.1 手册内容

本手册主要描述高云半导体云源软件(以下简称云源)的安装及操作, 旨在帮助用户快速熟悉云源的使用流程,提高设计效率。本手册中的软件界 面截图参考的是 V1.9.11.01 版本,因软件版本升级,部分信息可能会略有 差异,具体以用户软件版本的信息为准。

# 1.2 相关文档

通过登录高云半导体网站 <u>www.gowinsemi.com.cn</u>可下载、查看以下 相关文档:

- <u>SUG940, Gowin</u>设计时序约束指南
- <u>SUG935, Gowin 设计物理约束指南</u>
- SUG114, Gowin 在线逻辑分析仪用户指南
- SUG282, Gowin 功耗分析工具用户指南
- <u>SUG502</u>, Gowin Programmer 用户指南
- UG285, Gowin 存储器(BSRAM & SSRAM)用户指南
- <u>SUG283, Gowin</u> 原语用户指南
- <u>UG286</u>, Gowin 时钟资源(Clock)用户指南
- UG287, Gowin 数字信号处理(DSP)模块用户指南
- UG289, Gowin 可编程通用管脚(GPIO)用户指南
- UG295, Gowin 闪存资源(User Flash)用户指南
- UG299, Arora V 模拟数字转换器(ADC)用户指南
- <u>UG306, Arora V 时钟资源(Clock)用户指南</u>
- UG305, Arora V 数字信号处理(DSP)模块用户指南
- UG304, Arora V 可编程通用管脚(GPIO)用户指南
- UG300, Arora V存储器(BSRAM & SSRAM)用户指南

- SUG1018, Arora V设计物理约束用户指南
- SUG1189, Gowin 虚拟输入输出调试工具用户指南
- <u>SUG1198, Gowin GoBert 工具用户指南</u>

# 1.3 术语、缩略语

本手册中的相关术语、缩略语及相关释义如表 1-1 所示。

#### 表 1-1 术语、缩略语

| 术语、缩略语                       | 全称                                           | 含义        |  |
|------------------------------|----------------------------------------------|-----------|--|
| CRC                          | Cyclic Redundancy Check                      | 循环冗余校验    |  |
| FloorPlanner                 | FloorPlanner                                 | 物理约束编辑器   |  |
| FPGA                         | Field Programmable Gate Array                | 现场可编程门阵列  |  |
| GAO                          | Gowin Analyzer Oscilloscope                  | 在线逻辑分析仪   |  |
| GowinSynthesis               | GowinSynthesis                               | 高云半导体综合工具 |  |
| GPA                          | Gowin Power Analyzer                         | 功耗分析工具    |  |
| GVIO                         | Gowin Virtual Input/Output                   | 虚拟输入输出    |  |
| IP Core                      | Intellectual Property Core                   | 知识产权核     |  |
| PCIe                         | Peripheral Component<br>Interconnect Express | 外设组件互连表达  |  |
| PnR                          | Place & Route                                | 布局布线      |  |
| Schematic Viewer             | Schematic Viewer                             | HDL原理图查看器 |  |
| SEU Handler                  | Single-Event Upsets Handler                  | 单粒子翻转处理器  |  |
| Tcl                          | Tool Command Language                        | 工具命令语言    |  |
| Timing Constraints<br>Editor | Timing Constraints Editor                    | 时序约束编辑器   |  |

# 1.4 技术支持与反馈

高云半导体提供全方位技术支持,在使用过程中如有任何疑问或建议, 可直接与公司联系:

网址: <u>www.gowinsemi.com.cn</u>

E-mail: <a href="mailto:support@gowinsemi.com">support@gowinsemi.com</a>

Tel: +86 755 8262 0391

# **2** 云源概述

# 2.1 简介

云源设计系统是专为高云半导体 FPGA 芯片而配套的集成电路设计与 实现工具。云源系统针对高云 FPGA 芯片构架的低功耗、低成本特点进行 了全面的优化设计,覆盖了从 RTL 电路功能描述到生成 FPGA 码流文件的 完整流程,包括了优化设计、自动设计、图形交互设计等功能,具有性能优 越、容易使用等特点。

云源设计系统主要功能:

- 软件系统支持高云 FPGA 芯片所有功能,覆盖从 RTL 电路功能描述到 生成 FPGA 码流文件的完整设计流程
- 综合优化工具 GowinSynthesis 支持高性能的逻辑设计和综合
- 自动设计和交互式图形设计并用
- 支持 Centos6.8/7.0/7.3/7.5/8.2(64 bits)、Ubuntu18.04/20.04LTS、 Win7/8/10/11(32 bits/64 bits)、Win XP (32 bits)系统
- 千万门级软件
- 支持 VHDL、Verilog HDL 和 System Verilog 语言
- 支持高云产品优化的芯片架构
- 具有独创的快速、高性能算法的布局和布线系统
- 精确的时序分析和时序报告
- 时钟分析和控制保证了更好的时序性能
- 支持各种时序约束和物理约束
- 支持实时监测硬件电路信号并加以存储,同时以时序波形图直观显示
- 资源共享技术可提高芯片利用率、降低成本

云源设计系统主要特点:

- 一体化设计
  - 设计可分阶段完成,也可一揽子自动完成

- 可选择命令行模式或图形交互模式完成设计
- 利用脚本设计,可灵活地设计任何单一模块而不影响一体化设计全程
- 优化设计
  - 网表优化设计
  - 快速时序优化分析和设计
  - 资源分析和优化
- 分层设计和分析
  - 支持分层网表结构输入和输出
  - 同时支持扁平化网表结构输入和输出
  - 分层图形显示、追踪、分析网表
- 方便灵活的交互图形设计
  - 用户界面简单清晰
  - 包含项目、设计模块、工具和输出部分
  - 设计约束输入、选择和更新
  - 快速时序分析和报告
  - Push button 设计技术

# 2.2 芯片支持

云源目前支持小蜜蜂家族芯片和晨熙家族芯片,具体的芯片类型、芯片 主要资源及封装方式等详见高云官方网站介绍。

- 小蜜蜂家族芯片: <u>www.gowinsemi.com.cn/prod\_view.aspx</u>
- 晨熙家族芯片: <u>www.gowinsemi.com.cn/prod\_view.aspx</u>
- Arora V 芯片: <u>http://www.gowinsemi.com.cn/prod\_view.aspx</u>
- 注!

软件版本不同,支持的芯片可能会略有差异,具体信息请参考所使用的软件版本。

### 2.3 云源的安装与启动

云源在 Windows 系统下的安装方式一致,双击云源安装包,根据提示 进行安装,安装结束后会默认在 PC 桌面创建快捷方式。云源在 Linux 系统 下解压安装包文件夹即可完成软件安装。

软件安装完成后在第一次启动时需要先对 License 进行配置,软件 License 是一种格式合同,由高云半导体与用户签订,用以规定和限制软件 用户使用软件的权利,以及高云半导体应尽的义务。 云源软件的安装地址不支持含有中文的路径,云源软件详细的安装与启动指南请参考 <u>SUG501,Gowin 云源软件快速安装启动指南</u>。

# **3** 云源用户界面

云源用户界面如图 3-1 所示,主要分为标题栏、菜单栏、工具栏、工程 管理区(Design)、过程管理区(Process)、源文件编辑区、设计层级显示 区(Hierarchy)、信息输出区和 Tcl 命令编辑区。

#### 图 3-1 软件用户界面



# 3.1 标题栏

主要显示云源软件名称和当前打开的文件名称。

## 3.2 菜单栏

主要提供一些常用菜单以及工程所需的启动工具,包括 File、Edit、 Project、Tools、Window 和 Help 选项,详情如下:

#### 3.2.1 File 菜单栏

- Open Example Project...: 打开示例工程
- New (Ctrl+N): 新建
- Open (Ctrl+O): 打开
- Save (Ctrl+S): 保存
- Save As...: 另存为
- Save All (Ctrl+Shift+S): 保存所有文档
- Close: 关闭
- Close All: 关闭所有打开的文档
- Close Project: 关闭当前工程
- Print Preview...: 打印预览
- Print... (Ctrl+P): 打印
- Recent Files: 最近打开的文件,可以重新选择打开
- Recent Projects: 最近打开过的工程,可以重新选择打开
- Exit: 软件退出

#### 3.2.2 Edit 菜单栏

- Undo (Ctrl+Z): 撤销
- Redo (Ctrl+Y): 重做
- Cut (Ctrl+X): 剪切
- Copy (Ctrl+C): 复制
- Paste (Ctrl+V): 粘贴
- Select All (Ctrl+A): 选择全部
- Find & Replace (Ctrl+F): 查找替换关键词
- Toggle Comment Selection (Ctrl+/): 对所选内容添加注释
- Increase Indent (Tab): 增加缩进
- Decrease Indent (Shift+Tab): 减少缩进

- Macros: 宏,该选项下包含三个子选项:
  - Start Record, 单击 Start Record 后, IDE 中对可编辑文件进行的 编辑操作会被录制下来;
  - Stop Recording, 停止录制;
  - Play Macro (Alt+R), 单击 Play Macro 会对可编辑文件执行所录制 的操作。

# 3.2.3 Project 菜单栏

- Archive Project: 工程存档
- Restore Archived Project: 恢复存档工程
- Set Device:设置当前工程的器件信息
- Configuration: 打开配置窗口
- Design Summary:显示当前工程的具体信息

#### 3.2.4 Tools 菜单栏

- Start Page: 开始页,包含四部分内容,即 Recent Projects、Quick Start、Tools 和 User Manuals。
  - Recent Projects: 最近打开过的工程列表,最多会保留 10 个工程;
  - Quick Start 包含三项: New Project (新建工程)、Open Project (打开工程)、Open Example Project (打开示例工程);
  - Tools 包含三项: Floorplanner (启动物理约束编辑器)、Timing Constraints Editor (启动时序约束编辑器)、Programmer (启动编 程器);
  - User Manuals 包含两项: Manual for LittleBee (小蜜蜂家族用户手册)、Manual for Arora (晨熙家族用户手册)。
- Gowin Analyzer Oscilloscope: 高云在线逻辑分析仪
- Schematic Viewer: HDL 设计原理图查看器
- IP Core Generator: IP Core 产生器
- Programmer: 编程器
- FloorPlanner: 物理约束编辑器
- Timing Constraints Editor:时序约束编辑器
- DSim Cloud: 仿真验证云平台
- GoBert: SerDes 分析工具
- Options: 包含三个选项: Environment、Text Editor、External Editor
  - Environment:设置 IDE 参数,包括语言(Language)、工具栏图

标大小(Toolbar Icon Size)以及默认新建工程的路径。设置语言 后需要重新启动 IDE 后设置才会生效;

- Text Editor:设置文本编辑器属性,包括字体、字号、配色方案、
   是否显示行号、是否可视化空白符、是否高亮显示当前行、是否高亮显示匹配的括号;
- External Editor: 设置第三方文本编辑器,可以选择是否始终使用 第三方编辑器打开设计文件。

#### 3.2.5 Window 菜单栏

- Full Screen (F11): 对 IDE 界面进行全屏显示
- Tile: 平铺显示
- Cascade: 覆盖显示
- Reset Layout: 恢复初始设置
- Panels: 对界面中各区域显示模块的选择, 共有五个选项:

Design(工程管理区)、Hierarchy(设计层级显示区)、Process(过程管理区)、Message(输出信息分类汇总区)、Console(全部输出信息显示区)

- Start Page: 在源文件编辑区显示开始页
- Design Summary: 在源文件编辑区显示 Design Page,页面包含 General 和 Target Device 两项内容,详细介绍如下:
  - General: 工程概述信息,包括工程路径信息和所使用的综合工具;
  - Target Device: 工程器件信息,包括封装信息、速度等级和内核电压。

## 3.2.6 Help 菜单栏

- View Help: 查看软件编译过程中的输出信息帮助文档
- Contact Us: 官网联系我们地址
- Manage License:许可证管理,详细的许可证配置管理方法请参考 SUG501,Gowin 云源软件快速安装启动指南
- About: 软件版本信息

# 3.3 工具栏

提供一些常用功能的快速访问入口,从左至右依次为:

- "旦"(Ctrl+N):新建文件或工程(New File or Project)
- ▶ "<sup>22</sup>"(Ctrl+O):打开文件或工程(Open File or Project)
- "**県**" (Ctrl+S): 保存文件 (Save)

#### SUG100-4.4

- "<sup>1</sup>" (Ctrl+Shift+S):一键保存所有被打开编辑过的文件 (Save All)
- "**慧**" (Ctrl+P): 打印 (Print)
- "►"(Ctrl+Z):撤销(Undo)
- "<sup>▲</sup>"(Ctrl+Y):重做(Redo)
- "▶" (Ctrl+X): 剪切 (Cut)
- "聖" (Ctrl+C): 复制(Copy)
- "**厑**"(Ctrl+V):粘贴(Paste)
- "鄙"(Ctrl+F): 查找(Find)
- "<sup>™</sup>":启动在线逻辑分析仪(Gowin Analyzer Oscilloscope),相关文 档见 <u>SUG114,Gowin 在线逻辑分析仪用户指南</u>。
- "<sup>♣</sup>":启动 IP 核产生器(IP Core Generator)
- "↓": 启动编程器 (Programmer),相关文档见 <u>SUG502, Gowin</u> <u>Programmer 用户指南</u>。
- "**!!!**": 启动 DSim Cloud 仿真验证云平台
- " <sup>●</sup>":启动眼图分析工具
- "**Ⅲ**": 启动物理约束编辑器 (FloorPlanner),相关文档见 <u>SUG935,</u> <u>Gowin 设计物理约束指南</u>。
- "**≥**": 启动时序约束编辑器 (Timing Constraints Editor),相关文档 见 <u>SUG940, Gowin 设计时序约束指南</u>。
- "**髦**":执行综合(Run Synthesis)
- "<mark>壨</mark>":执行布局布线(Run Place & Route)
- "**~**":执行综合、布局布线(**Run All**)

# 3.4 工程管理区(Design)

提供工程及其相关文件的管理和显示功能,显示或编辑工程所用器件信 息、用户设计文件、用户设计约束文件以及配置文件等。

# 3.5 过程管理区(Process)

提供用户 FPGA 设计流程,包括综合(Synthesize)、布局布线(Place & Route)以及编程器件(Programer),同时可双击启动时序约束和物理约 束工具进行约束文件编辑。

# 3.6 设计层级显示区(Hierarchy)

加载设计文件后,软件会先对设计文件进行解析,Hierarchy窗口会显示当前工程的设计层级关系。通过 Hierarchy窗口可以定位某个 module 的定义以及实例化在设计文件中的位置,还可以将某个 module 设为 top module。在 Hierarchy窗口中,Unit 列显示设计文件的 module 层级结构,Files 列显示 module 定义所在的文件。另外,可以在 Hierarchy窗口中对工程设计文件进行搜索,可以按 module name 进行搜索,也可以按 file name 搜索。目前 Hierarchy 已支持对 Verilog 语言、VHDL 语言以及 System Verilog 语言的解析。

### 3.6.1 右键菜单

Hierarchy 窗口中 module 处的右键菜单中目前已支持的功能:

- Goto Module Instantiation: 跳转到该 module 在源文件中的实例化位置,默认用云源自带的编辑器打开。如果在菜单栏 Tools > Options > External Editor 中配置了第三方编辑器且勾选了 "Always Use External Editor",Goto Module Instantiation 会默认用第三方编辑器打开源文件;
- Goto Module Instantiation With...: 跳转到该 module 在源文件中的实例化位置,在右键菜单中提供已设置的第三方编辑器和 "Add External Editor",如图 3-2 所示。如果选择 "Add External Editor",则弹出 "External Editor"的 Options 选项对话框,可以对第三方编辑器进行 设置;
- Goto Module Definition: 跳转到该 module 在源文件中的定义位置, 默认用云源自带的编辑器打开。如果在菜单栏 Tools > Options > External Editor 中配置了第三方编辑器且勾选了 "Always Use External Editor", Goto Module Definition 会默认用第三方编辑器打开源文件;
- Goto Module Definition With...: 跳转到该 module 在源文件中的定义位置,在右键菜单中提供已设置的第三方编辑器和 "Add External Editor",如图 3-2 所示。如果选择 "Add External Editor",则弹出 "External Editor"的 Options 选项对话框,可以对第三方编辑器进行 设置;
- Pack User Design:加密用户设计,可对该 module 及其子 module 进行加密;
- Set As Top Module: 将该 module 设为 top module, 被设置为 top 的 module 会添加标记 "<sup>Q</sup>"表明当前 module 是 top module, 且原有的 hierarchy 层级结构不变;
- Clear Top Module: 清除该 module 的 top module 设置。

#### 图 3-2 Hierarchy 窗口右键菜单显示

| Goto Module Instantiation                             |   | 1                   |
|-------------------------------------------------------|---|---------------------|
| Goto Module Instantiation With                        | • | notepad             |
| Goto Module Definition<br>Goto Module Definition With | • | Add External Editor |
| Pack User Design                                      |   |                     |
| Set As Top Module<br>Clear Top Module                 |   |                     |

如果对工程文件进行 hierarchy 解析时存在 error 信息,在 Hierarchy 窗 口右上方会显示红色字体标识的"RTL Analysis Error"提示,单击该提示 会弹出提示框,提示框内为具体的 Error 信息。

#### 3.6.2 资源显示

综合完成后 Hierarchy 窗口会自动显示当前工程设计中的资源信息,如 图 3-3 所示。如果设计中 module 的定义为加密模块,则不会显示它的资源 信息,该加密模块的资源信息会被统计到其上层模块中。每个 module 使用 的各类资源会显示两个数据,如图 3-3 中 moudle alttop 的 LUT 资源数据 2827 (6),其中,6为该 module 自身所使用的 LUT 个数,2827 为该 module 及其子 module 所使用的 LUT 的总数。

图 3-3 Hierarchy 窗口资源信息显示

| Hierarchy                                  |                                  |          |           |         |       | 8     | ×  |
|--------------------------------------------|----------------------------------|----------|-----------|---------|-------|-------|----|
| 🔍 🖃 🛨 Update                               |                                  |          |           |         |       |       |    |
| Unit                                       | File                             | Register | LUT       | ALU     | BSRAM | SSRAM |    |
| ✓ alttop                                   | src\alttop.v                     | 1804(0)  | 2827(6)   | 474(0)  | 9(0)  | 0 (0) |    |
| rxuart(rcvuart)                            | src\rxuart.v                     | 80(80)   | 93(93)    | 27(27)  | 0 (0) | 0 (0) |    |
| txuart(tcvuart)                            | src\txuart.v                     | 43(43)   | 84(84)    | 0 (0)   | 0 (0) | 0 (0) |    |
| ✓ altbusmaster(slavedbus)                  | src\altbusmaster.v               | 1681(76) | 2644(161) | 447(0)  | 9(0)  | 0 (0) | (  |
| deppbyte(deppdrive)                        | src\deppbyte.v                   | 51(51)   | 10(10)    | 0 (0)   | 0 (0) | 0 (0) |    |
| > wbubus(busbdriver)                       | src\wbubus.v                     | 660(20)  | 1017(11)  | 186(18) | 6(0)  | 0 (0) | () |
| icontrol(pic)                              | src\icontrol.v                   | 27(27)   | 34(34)    | 0 (0)   | 0 (0) | 0 (0) |    |
| ziptimer(zipt_a)                           | src\ziptimer.v                   | 65(65)   | 116(116)  | 0 (0)   | 0 (0) | 0 (0) |    |
| ziptimer(zipt_b)                           | src\ziptimer.v                   | 33(33)   | 84(84)    | 0 (0)   | 0 (0) | 0 (0) |    |
| rtclight(thetime)                          | src\rtclight.v                   | 153(153) | 145(145)  | 90(90)  | 0 (0) | 0 (0) |    |
| wbpwmaudio(theaudio)                       | src\wbpwmaudio.v                 | 66(66)   | 11(11)    | 44(44)  | 0 (0) | 0 (0) | () |
| spio(thespio)                              | src\spio.v                       | 22(22)   | 11(11)    | 0 (0)   | 0 (0) | 0 (0) | (  |
| wbgpio(thegpio)                            | src\wbgpio.v                     | 49(49)   | 17(17)    | 16(16)  | 0 (0) | 0 (0) |    |
| <ul> <li>wbqspiflashp(flashmem)</li> </ul> | src\wbqspiflashp.v               | 272(156) | 760(572)  | 30(24)  | 0 (0) | 0 (0) | () |
| llqspi(lldriver)                           | src\llqspi.v                     | 116(116) | 188(188)  | 6(6)    | 0 (0) | 0 (0) |    |
| <ul> <li>wbicape6(fpga_cfg)</li> </ul>     | src\wbicape6.v                   | 107(68)  | 195(150)  | 15(15)  | 1(0)  | 0 (0) | () |
| wbicapesimple(spartancfg)                  | <pre>src\wbicapesimple_G.v</pre> | 39(39)   | 45(45)    | 0 (0)   | 1(1)  | 0 (0) |    |
| wbscope(wbcfgscope)                        | src\wbscope.v                    | 100(100) | 83(83)    | 66(66)  | 2(2)  | 0 (0) |    |
|                                            |                                  |          |           |         |       |       |    |
| Process Hierarchy                          |                                  |          |           |         |       |       |    |

#### 3.6.3 文件加密

在打开工程的情况下,当用户需要对 FPGA 设计中全部源文件或者部分 源文件进行加密操作时,可以在 Hierarchy 窗口中右击所要加密的 module,通过右键菜单中的 "Pack User Design" 生成综合后的加密文 件。"Pack User Design" 对话框如图 3-4 所示。

| H 0 I I uch Obe    |                                   |              |                     |           |   |
|--------------------|-----------------------------------|--------------|---------------------|-----------|---|
| 🐳 Pack User Design | 1                                 |              |                     | ?         | × |
| Create In:         | D:\user-bak\Users\root\Desktop    | \8bit_counte | r\src\counter1_pack |           |   |
| Synthesis Tool:    | GowinSynthesis 🔻                  | Language:    | Verilog             |           | • |
| Target Top Module: | counter1                          |              |                     |           |   |
| Source Files       |                                   |              |                     |           |   |
|                    |                                   |              | Add File Ren        | move File | • |
| D:\user-bak\Users  | i\root\Desktop\8bit_counter\src\c | ounter1.v    |                     |           |   |
| Output             |                                   |              |                     |           |   |
|                    |                                   |              | Pack                | Stop      |   |

图 3-4 Pack User Design 对话框

Pack User Design 对话框各项配置含义如下:

- Create In: 生成加密文件的目标路径, 仅支持绝对路径的形式, 默认为 工程路径\src\<topmodule\_name>\_pack;
- Language: 选择硬件语言,下拉列表支持 Verilog 和 VHDL,默认选择 Verilog;
- Target Top Module: 想要进行加密的 top module。默认为在 Hierarchy 窗口选择的 module,允许用户进行修改;
- Source Files:列出 Hierarchy 窗口选择的 module 及其 sub module 所 在的源文件;
- Add File: 添加待加密的设计文件;
- Remove File: 移除无需加密的设计文件;
- Output 窗口:执行信息窗口;
- Pack: 执行加密;
- Stop: 终止加密。

开始加密及加密成功后会在 Output 窗口打印相关信息,如图 3-5 所示。加密过程中如果有 error 信息,会把 error 信息显示到 Output 窗口,同时会打印加密失败的信息,如图 3-6 所示。

| 🐳 Pack User Design                                 | 1                              |              | ? ×                  |
|----------------------------------------------------|--------------------------------|--------------|----------------------|
| Create In:                                         | D:\user-bak\Users\root\Desktop | \8bit_counte | er\src\counter1_pack |
| Synthesis Tool:                                    | GowinSynthesis 👻               | Language:    | Verilog 👻            |
| Target Top Module:                                 | counter1                       |              |                      |
| Source Files                                       |                                |              | Add File Remove File |
|                                                    |                                |              |                      |
| Output<br>Start packing user<br>Finish packing use | r design.<br>er design.        |              |                      |
|                                                    |                                |              | Pack Stop            |

#### 图 3-5 Pack User Design 对话框打印信息

#### 图 3-6 Pack User Design 对话框提取错误信息

| 🔆 Pack User Design                                       | 1                                                                                                       |                                    |                    | ?      | ×    |
|----------------------------------------------------------|---------------------------------------------------------------------------------------------------------|------------------------------------|--------------------|--------|------|
| Create In:                                               | D:\user-bak\Users\root\Desktop                                                                          | \8bit_counte                       | er\src\counter1_pa | ck     |      |
| Synthesis Tool:                                          | GowinSynthesis 🔻                                                                                        | Language:                          | Verilog            |        | •    |
| Target Top Module:                                       | counter1                                                                                                |                                    |                    |        |      |
| Source Files                                             |                                                                                                         |                                    |                    |        |      |
|                                                          |                                                                                                         |                                    | Add File           | Remove | File |
| Output                                                   |                                                                                                         |                                    |                    |        |      |
| bak\Users\root\D<br>ERROR (EX3928) :<br>bak\Users\root\D | esktop\8bit_counter\src\counter1<br>Module 'counter1' is ignored du<br>esktop\8bit_counter\src\counter1 | .v":12)<br>e to previou<br>.v":16) | s errors("D:\user- |        | ^    |
| Run GowinSynthes                                         | sis failed.                                                                                             |                                    |                    |        | ~    |
|                                                          |                                                                                                         |                                    | Pack               | Sto    | р    |

加密完成后会在目标路径下生成两个文件,如果 Language 选择的是 Verilog,则生成的文件为<topmodule\_name>\_gowin.vp 和

<topmodule\_name>\_sim.v,如果 Language 选择的是 VHDL,则生成的文件为<topmodule\_name>\_gowin.vhdp 和<topmodule\_name>\_sim.v。</topmodule\_name>\_gowin.vp 和<topmodule\_name>\_gowin.vhdp 是用于保密的加密文件,可以提供给他人使用。<topmodule\_name>\_sim.v 是打平的综合后明文网表文件,可以用于加密模块的功能仿真。

#### 注!

如果工程中有多个 module 都实例化了同一个 sub module,分别 pack 这几个 module 后产生的文件中都会有该 sub module 的定义,如果将产生的这几个文件用于同一个工程,会报出 sub module 被重复定义的错误,该使用方式需要规避。

#### 3.6.4 搜索功能

在打开工程且工程设计文件较多的情况下,单击 Hierarchy 窗口中的搜 索图标可以按照 module name 或者 file name 进行搜索。搜索时有多种选 项可供选择,如使用通配符、精准匹配等,对话框如图 3-7 所示。

图 3-7 Hierarchy 窗口搜索功能

| Hierarchy                              | æ ×                             |
|----------------------------------------|---------------------------------|
| 🔍 🖃 🛨 Update                           |                                 |
| Search: iicDs                          | (1 matches)                     |
| Unit                                   | File Case sensitive             |
| ∽ alttop                               | src\altt Use wild cards         |
| ✓ altbusmaster(slavedbus)              | src\alt: Use regular expression |
| <ul> <li>wbubus(busbdriver)</li> </ul> | src\wbi Match exactly           |
| ✓ iicDs(jicDs)                         | src\wbi 🖌 Match anywhere        |
| dicDs(ykcDs)                           | src\wbi 🗸 Keep the children     |
| KjcDs(zkcDs)                           | src\wbubus.v                    |
| xicDs(BkcDs)                           | src\wbubus.v                    |
| gjcDs(CkcDs)                           | src\wbubus.v                    |
| licDs(DkcDs)                           | src\wbubus.v                    |
| EkcDs(FkcDs)                           | src\wbubus.v                    |
|                                        |                                 |
|                                        |                                 |
| <                                      | >                               |
| Process Hierarchy                      | ę                               |

### 3.7 源文件编辑区

提供基本的文件编辑、查看及选中关键词高亮功能。

新建或打开的文件、综合后生成的文件以及 Place & Route 后生成的文件均可显示在文本编辑区,另外"Start Page"及工程的"Design Summary"同样会显示在文本编辑区。

如文件显示在文本编辑区内,在外部对文件进行了修改操作,则在文本 编辑区内会弹出"File Changed"提示,选择"Reload"则会重新加载该 文件。

单击 "File" 菜单栏中 "Close" 选项或文本编辑区当前显示文件名右 侧 "送",会关闭文本编辑区内当前显示的文件。

单击 "File" 菜单栏中 "Close All" 选项,则会关闭文本编辑区内显示的所有文件。

打开某个文件后,可以通过快捷键 Ctrl+F 或单击工具栏中的 Find & Replace 来打开 "Find & Replace"对话框。对话框中的 Find All 选项可以

选择三个查找范围: Current File、Open Files 以及 Current Project,如图 3-8 所示。单击 Find All 后,软件下方会弹出 "Search Result"窗口,搜索 内容会高亮显示,匹配结果的总数会显示在首行的行尾处,如图 3-9 所示。

图 3-8 Find & Replace 对话框

| 🐳 Find & Replace                                    |   | ?        | × |
|-----------------------------------------------------|---|----------|---|
| Quick Find All Replace                              |   |          |   |
| Find What: cout                                     | ~ | Find All |   |
| Scope:      Orrent File Open Files OCurrent Project |   |          |   |
| Options                                             |   |          |   |
| Use Regular Expressions                             |   |          |   |
| UWhole Word Only                                    |   |          |   |
| Case Sensitive                                      |   |          |   |
| Search Backward                                     |   |          |   |
| ☑ Wrap Around                                       |   |          |   |
|                                                     |   | Close    | 9 |

#### 图 3-9 Search Result 窗口

| Search Result                                                                                                                                                                                    | ₽× |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----|
| <ul> <li>D:\idePrj\8bit_counter\src\counter1.v (3)</li> <li>3 module counter1(out, cout, data, load, cin, clk);</li> <li>5 output cout;</li> <li>22 assign cout = &amp;out &amp; cin;</li> </ul> |    |
| Console Message Search Result                                                                                                                                                                    |    |
| In: 17 Col                                                                                                                                                                                       | :1 |

# 3.8 信息输出区

显示软件在运行过程中的处理信息,可手动切换标签页查看不同类型的 输出信息:

- 全部信息(Console 窗口),包括 Tcl 命令窗口、警告信息、错误信息 等;
- 信息汇总(Message 窗口),包括 Note 信息、警告信息、错误信息。

在 Console 窗口右击选择"Clear",可清空所有页的信息。Message 窗口包含 Note、Warning 和 Error 三个子选项,可控制 Message 窗口只显示 Note 信息、Warning 信息或 Error 信息,每个子选项会在相关的信息页标签处记录出现信息的个数,如图 3-10 所示。在 Message 窗口右击选择 "Clear",可清空当前页面的信息。

| 图 3-10 ( | 信息输 | 出窗口 |
|----------|-----|-----|
|----------|-----|-----|

| Message                                                                                                | ₽×      |
|--------------------------------------------------------------------------------------------------------|---------|
| (0) ▲ (3) ● (0)                                                                                        |         |
| A WARN (CT1135) : "D:\idePrj\8bit_counter\src\8bit_counter.cst":8   Can't find object named 'dqsin'    |         |
| ▲ WARN (CT1135) : "D:\idePrj\8bit_counter\src\8bit_counter.cst":9   Can't find object named 'd'        |         |
| ▲ WARN (CT1135) : "D:\idePrj\8bit_counter\src\8bit_counter.cst":10   Can't find object named 'dqs_inst | •       |
|                                                                                                        |         |
|                                                                                                        |         |
| Console Message                                                                                        |         |
| ln: 17 (                                                                                               | ol: 1 🔡 |

选中 PnR 报出的某条 Error 或 Warning 信息后右击选择"Help",或者 按快捷键"F1",会弹出该条 Error 或 Warning 的"GOWIN Help"帮助文 档,文档中会详细描述该条 Error 或 Warning 的帮助信息。一些常见的 Warning 或 Error 信息如表 3-1 所示,详细的帮助文档可通过菜单栏 Help > View Help 查看,该帮助文档支持中英文显示。

表 3-1 常见 Warning 和 Error 信息

| 名称      | 代码                                                                                                                                                                             | 描述                       |
|---------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------|
|         | WARN (PA1002): <file>:<line>   Invalid<br/>parameterized value <value>(<parameter>)<br/>specified for instance <instancename></instancename></parameter></value></line></file> | 指定位置处的器件设置<br>了错误的参数值。   |
|         | WARN (PA1008): <file>:<line>   Object<br/><name> is already defined</name></line></file>                                                                                       | 存在连线或接口的重复<br>定义。        |
| Warning | WARN (PA1001) : Dangling net<br><netname>(source:<instancename>) in<br/>module <modulename> has no destination</modulename></instancename></netname>                           | 指定模块中的连线没有<br>连接目标。      |
|         | WARN (CT1098) : <file>:<line>   Group name<br/><name> is already defined</name></line></file>                                                                                  | 约束文件中存在约束组<br>的重复定义。     |
|         | WARN (CT1101) : <file>:<line>   Location<br/>column <number> is out of chip<br/>range(<maxcolumn>)</maxcolumn></number></line></file>                                          | 约束位置信息中的列超<br>出了芯片的范围。   |
|         | ERROR (PA2000): <file>:<line>   Syntax<br/>error near token <name></name></line></file>                                                                                        | 指定位置处存在语法错<br>误。         |
|         | ERROR (PA2001): <file>:<line>   Module<br/><modulename> is already defined</modulename></line></file>                                                                          | 存在模块的重复定义。               |
| Error   | ERROR (PA2017): The number( <value>) of<br/><insttype> in the design exceeds the<br/>resource limit(<maxvalue>) of current device</maxvalue></insttype></value>                | 设计文件中模块的数量<br>超出了该器件的总数。 |
|         | ERROR (PA2025): No <insttype> resource<br/>in current device</insttype>                                                                                                        | 设计文件中含有本芯片<br>不支持的器件资源。  |
|         | ERROR (PA2054): <file>:<line>   <name> is already declared</name></line></file>                                                                                                | 设计文件中存在器件名<br>称重复。       |

在 Console 信息输出窗口的最下方是 Tcl 命令编辑窗口,可以在窗口中 输入 Tcl 命令后通过回车键来执行相关命令,如图 3-11 所示。详细的 Tcl 命 令使用方法见本文档 8 Tcl 命令说明。

#### 图 3-11 Tcl 编辑窗口

| Console                                                                                  |          | ₽×     |
|------------------------------------------------------------------------------------------|----------|--------|
| Wed Jun 03 18:10:56 2020                                                                 |          | ~      |
| % run_pnr                                                                                |          |        |
| invalid command name "run_pnr"                                                           |          |        |
| % run pnr                                                                                |          |        |
| Reading netlist file: "D:\idePrj\8bit counter\impl\gwsynthesis\8bit counter.vg"          |          |        |
| Parsing netlist file "D:\idePrj\8bit_counter\impl\gwsynthesis\8bit_counter.vg" completed |          | ~      |
| Ørun pnr                                                                                 |          |        |
| Console Message                                                                          |          |        |
|                                                                                          | ln: 17 ( | Col: 1 |



云源支持界面模式和命令行模式运行,命令行模式的使用可参考本文档的 8Tcl 命令说明。

以 Windows10 版本云源界面运行为例,介绍云源的使用方法。

# 4.1 新建工程

1. 单击 "File > New…",打开 "New"对话框,如图 4-1 所示。

| Wew ?                                                                                                                                  | ×     |
|----------------------------------------------------------------------------------------------------------------------------------------|-------|
| <ul> <li>Projects</li> <li>FPGA Design Project</li> <li>Files</li> <li>Verilog File</li> <li>VHDL File</li> </ul>                      |       |
| Physical Constraints File Timing Constraints File                                                                                      | ~     |
| Create a FPGA design project.<br>You will be able to add or create RTL sources, run synthe:<br>place & route, and program your device. | si s, |
| OK Cance                                                                                                                               | 1     |

#### 图 4-1 新建工程

#### 注!

也可通过以下三种方式打开"New"对话框:

- 使用快捷键 Ctrl+N;
- 单击工具栏上 "New File or Project" 图标;
- 单击 Start Page 窗口上 "Quick Start > New Project"。
- 2. 打开 "New" 对话框后默认已选择 "FPGA Design Project",单击 "OK",打开 "Project Wizard"对话框,如图 4-2 所示。

| 图 4-2 新建工程                                             | 向导                                                                        |                                                                                                            |
|--------------------------------------------------------|---------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------|
| 🐳 Project Wizard                                       |                                                                           | ×                                                                                                          |
| <mark> Project Name</mark><br>Select Device<br>Summary | Project Nam<br>Enter a name for y<br>the project will l<br>doesn't exist. | <b>De</b><br>your project, and specify a directory where<br>be stored. The directory will be created if it |
|                                                        | Name: fpga                                                                | _project_6                                                                                                 |
|                                                        | Create in: D:\i                                                           | dePrj                                                                                                      |
|                                                        | Vs                                                                        | e as default project location           Mext >         Cancel                                              |

- 3. 创建工程名和路径,如图 4-2 所示:
  - a) 在"Name"文本框中输入工程名;
  - b) 单击"……"选择工程路径。

若选中"Use as default project location",即会将该工程路径设置为默认路径,下次新建工程时会默认创建在该路径。

注!

- Windows 和 Linux 下的文件路径长度均有限制,Windows 系统路径长度限制 260 个字符,Linux 系统限制 4096 个字符。在路径下存在文件长度超出系统限制的情况下,删除或者拷贝路径都会失败;
- 与 Linux 不同,在 Windows 中路径分隔符为"\",如 E:\Gowin\ide。
- 4. 单击"Next",设置 FPGA 的器件信息,共有五个过滤选项 Series、 Device、Package、Speed 和 Device Version。
  - 在 Series 中过滤芯片系列
  - 在 Device 中过滤器件
  - 在 Package 中过滤封装类型
  - 在 Speed 中过滤速度等级
  - 在 Device Version 中过滤器件的版本
  - 在"Part Number"栏中选择芯片型号,并且该栏中会显示所选择器件的详细资源信息。对于没有 Device Version 的器件,版本信息栏显示为空,对于同一器件的 Device Version 以倒叙显示,如图 4-3 所示。

| Project Wizard  |                                                          |        |    |              |         |       |   |  |
|-----------------|----------------------------------------------------------|--------|----|--------------|---------|-------|---|--|
| Project Name    | Select Device                                            |        |    |              |         |       |   |  |
| 🔷 Select Device | Specify a target device for your project                 |        |    |              |         |       |   |  |
| Summary         | Filter                                                   |        |    |              |         |       |   |  |
|                 | Series:                                                  | GW1N   | •  | Package:     | PBGA256 |       | Ŧ |  |
|                 | Device:                                                  | GW1N-4 | •  | Speed:       | Any     |       | Ŧ |  |
|                 | Device Version:<br>⊯no version number is initial version | Any    | •  |              |         |       |   |  |
|                 | Part Number                                              | Device | De | vice Version | Package | Speed | , |  |
|                 | GW1N-LV4PG256C7/I6                                       | GW1N-4 | D  |              | PBGA256 | C7/I6 | 1 |  |
|                 | GW1N-LV4PG256C5/I4                                       | GW1N-4 | D  |              | PBGA256 | C5/I4 |   |  |
|                 | GW1N-LV4PG256C6/I5                                       | GW1N-4 | D  |              | PBGA256 | C6/15 |   |  |
|                 | GW1N-UV4PG256C5/I4                                       | GW1N-4 | D  |              | PBGA256 | C5/I4 | , |  |
|                 | <                                                        |        |    |              |         | >     |   |  |

5. 单击 "Next",在 Summary 中核对新建 FPGA 工程的工程信息及器件 信息,如图 4-4 所示。

| 图 4-4 工程信息                                 |                                                                                                                                                                                                                                                                               |   |
|--------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|
| 🐳 Project Wizard                           |                                                                                                                                                                                                                                                                               | Х |
| Project Name<br>Select Device<br>➡ Summary | <pre>Summary Project Name: fpga_project_6 Directory: D:\idePrj Source Directory: D:\idePrj\fpga_project_6\src Implementation Directory: D:\idePrj\fpga_project_6\impl Device Part Number: GWIN-LV4PG256C5/I4 Series: GWIN Device: GWIN-4 Package: PB6A256 Speed: C5/I4 </pre> |   |
|                                            | < Back Einish Cancel                                                                                                                                                                                                                                                          |   |

6. 单击"Finish",工程创建完成。

# 4.2 打开工程

用户可直接通过云源界面打开已创建的高云软件工程,有以下五种方式 打开工程:

#### 工具栏打开

- 1. 单击工具栏上的" 2"图标,打开"Open File"对话框,如图 4-5 所示;
- 2. 选择工程文件\*.gprj, 单击"Open", 打开工程。

| 🐳 Open File           |                       |                 | -            |        | ×  |
|-----------------------|-----------------------|-----------------|--------------|--------|----|
| ← → × ↑ 🔤 « test_fi   | fo → test_fifo        | ✓ Ö Search      | test_fifo    | ç      | 5  |
| Organize 🔻 New folder |                       |                 | == -         |        | ?  |
| 🕂 Downloads \land     | Name                  | Date modified   | Туре         | Size   |    |
| 👌 Music               | impl                  | 10/9/2021 15:48 | File folder  |        |    |
| Pictures              | src                   | 10/9/2021 14:19 | File folder  |        |    |
| 🚆 Videos              | 关 test_fifo.gprj      | 10/9/2021 14:19 | GPRJ File    | 1      | KB |
| 🏪 Local Disk (C:)     | 📄 test_fifo.gprj.user | 10/9/2021 15:50 | USER File    | 3      | KB |
| Tools (D:)            |                       |                 |              |        |    |
| 👝 fpgaProject (E:)    |                       |                 |              |        |    |
| references (F:)       |                       |                 |              |        |    |
| 🕳 myTask (G:)         |                       |                 |              |        |    |
| 💣 Network             | <                     |                 |              | _      |    |
| File nam              |                       | All File        | ve (*) (* *) |        |    |
| rite <u>n</u> ami     |                       |                 | s()(.)       |        |    |
|                       |                       | <u>0</u>        | pen          | Cancel |    |

#### 图 4-5 打开文件

#### 菜单栏打开

- 菜单栏中,选择 "File > Open ..." 打开 "Open File" 对话框,如图 4-5 所示;
- 2. 选择工程文件\*.gprj, 单击"Open", 打开工程。

#### Start Page 打开

- 1. 在 "Start Page"页面中, 单击 "如本 ", 打开 "Open Project"对话框;
- 2. 选择工程文件\*.gprj, 单击 "Open", 打开工程。

#### Recent Projects 打开

菜单栏中,单击"File > Recent Projects",选择需打开的工程。

注!

- 亦可在"Start Page > Recent Projects"列表中,选择需打开的工程;
- "Recent Projects"为最近打开过的工程列表,最多会保留 10 个工程;
- 若该工程已被删除,会弹出"Open Project"提示框,提示找不到指定路径。

#### 工程文件打开

双击工程文件\*.gprj,自动使用最近一次安装的云源打开该工程。

## 4.3 编辑工程

新建或打开工程后,可在工程管理窗口对 FPGA 工程器件信息及相关 文件等进行编辑,如图 4-6 所示。

工程管理区主要包含以下信息:

● FPGA 工程的路径信息;

- 使用的芯片型号;
- 当前工程包含的文件信息,包括用户设计文件(Source Files)、约束文件和配置文件。其中,约束文件包括物理约束文件(.cst)、时序约束文件(.sdc),配置文件包括 GAO 配置文件(.gao、.rao)、功耗分析配置文件(.gpa)、虚拟输入输出配置文件(.gvio)等。
- 图 4-6 工程文件窗口



#### 4.3.1 编辑工程器件

可在工程管理窗口内编辑当前 FPGA 工程所使用的芯片型号:

- 如图 4-6 所示,双击 "GW2A-LV18PG484C8/I7",打开 "Select Device"对话框,也可以通过菜单栏 Project 下拉列表中的 Set Device 项打开,如图 4-7 所示;
- 在"Select Device"对话框中设置 FPGA 的器件信息,在"Part Number"栏中选择芯片型号,即可编辑当前工程所用的器件。"Part Number"栏中会显示所选芯片的详细信息,包括器件信息、器件的版 本、封装信息、速度等级、内核电压、芯片包含的 IO/LUT/FF/SSRAM/BSRAM/User Flash/DSP/PLL 资源数量。

#### 注!

器件的版本信息 Device Version 为空表示是初始版本。在芯片的 date code 后面会有器件版本信息的标识,"Part Number"栏中所选的器件需要与使用的芯片器件版本保持一致。

| 冬 | 4-7 | J | 程配 | 置芯 | 片 | 型号 |
|---|-----|---|----|----|---|----|
|---|-----|---|----|----|---|----|

| GW2A    | <b>▼</b>                                                        | Package:                                                                                                                                                                                     | PBGA4                                                                                                                                                                                                                                                    | 84                                                                                                                                                                                                                                                              |                                                                                                                                                                                                                                                                                    | •                                                                                                                                                                                                                                                                                                                             |
|---------|-----------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| GW2A-18 | <b>▼</b>                                                        | Speed:                                                                                                                                                                                       | Any                                                                                                                                                                                                                                                      |                                                                                                                                                                                                                                                                 |                                                                                                                                                                                                                                                                                    | •                                                                                                                                                                                                                                                                                                                             |
| С       | •                                                               |                                                                                                                                                                                              |                                                                                                                                                                                                                                                          |                                                                                                                                                                                                                                                                 |                                                                                                                                                                                                                                                                                    |                                                                                                                                                                                                                                                                                                                               |
| Device  | Device Version                                                  | n Pa                                                                                                                                                                                         | ckage                                                                                                                                                                                                                                                    | Speed                                                                                                                                                                                                                                                           | Voltage                                                                                                                                                                                                                                                                            | ю                                                                                                                                                                                                                                                                                                                             |
| GW2A-18 | с                                                               | PBGA                                                                                                                                                                                         | 484                                                                                                                                                                                                                                                      | C9/18                                                                                                                                                                                                                                                           | LV                                                                                                                                                                                                                                                                                 | 319                                                                                                                                                                                                                                                                                                                           |
| GW2A-18 | С                                                               | PBGA                                                                                                                                                                                         | 484                                                                                                                                                                                                                                                      | C8/I7                                                                                                                                                                                                                                                           | LV                                                                                                                                                                                                                                                                                 | 319                                                                                                                                                                                                                                                                                                                           |
| GW2A-18 | С                                                               | PBGA                                                                                                                                                                                         | 484                                                                                                                                                                                                                                                      | C7/I6                                                                                                                                                                                                                                                           | LV                                                                                                                                                                                                                                                                                 | 319                                                                                                                                                                                                                                                                                                                           |
|         |                                                                 |                                                                                                                                                                                              |                                                                                                                                                                                                                                                          |                                                                                                                                                                                                                                                                 |                                                                                                                                                                                                                                                                                    |                                                                                                                                                                                                                                                                                                                               |
|         | GW2A<br>GW2A-18<br>C<br>Device<br>GW2A-18<br>GW2A-18<br>GW2A-18 | GW2A     ▼     I       GW2A-18     ▼     S       C     ▼       Device     Device Version       GW2A-18     C       GW2A-18     C       GW2A-18     C       GW2A-18     C       GW2A-18     C | GW2A     Package:       GW2A-18     Speed:       C     V       Device     Device Version       GW2A-18     C       GW2A-18     C | GW2A     Package:     PBGA4       GW2A-18      Speed:     Any       C       Package       Device     Device Version     Package       GW2A-18     C     PBGA484       GW2A-18     C     PBGA484       GW2A-18     C     PBGA484       GW2A-18     C     PBGA484 | GW2A     Package: PBGA484       GW2A-18     Speed:     Any       C     T     Package     Speed       Device     Device Version     Package     Speed       GW2A-18     C     PBGA484     C9/18       GW2A-18     C     PBGA484     C8/17       GW2A-18     C     PBGA484     C7/16 | GW2A     Package:     PBGA484       GW2A-18     Speed:     Any       C     Package     Speed     Voltage       Device     Device Version     Package     Speed     Voltage       GW2A-18     C     PBGA484     C9/18     LV       GW2A-18     C     PBGA484     C8/17     LV       GW2A-18     C     PBGA484     C7/16     LV |

#### 4.3.2 编辑工程文件

工程中需添加的文件类型包括用户 RTL 设计文件 (Source Files)、约 束文件和配置文件。下面介绍如何编辑工程所需文件。

#### 新建设计及约束文件

- 1. 单击工具栏中的新建工程或文件图标 "□", 或通过菜单栏 File 下拉列 表中的 "New…"项打开 New 对话框;
- 2. 选择需新建的文件类型,如图 4-8 所示;
- 图 4-8 新建文件对话框


| (11) | 文件类型解释区 |
|------|---------|
|------|---------|

3. 以新建 Verilog File 为例,选中 "Verilog File" 打开新建 Verilog File 对 话框,可选择文件扩展格式,如图 4-9 所示。默认勾选 "Add to current project",即新建的设计文件默认会加到当前工程中;

| 图 4-9 新建 Ve | riloa File | 对话框 |
|-------------|------------|-----|
|-------------|------------|-----|

| 🐝 New Verilog file                         | ?                 | × |
|--------------------------------------------|-------------------|---|
| Name: Enter a name                         | .v                | • |
| Create in: D:\gowin_project\daily_test\src | .v<br>.sv         |   |
| Add to current project                     | .vo<br>.vp<br>.vh |   |
| ОК                                         | .vg               |   |

4. 填写文件名,单击"OK"。

### 新建配置文件

- 1. 单击工具栏中的新建工程或文件图标 "□",或通过菜单栏 File 下拉列 表中的 "New..."项打开 New 对话框,如图 4-8 所示;
- 2. 在图 4-8 中,选择需新建的配置文件类型。以新建功耗分析配置文件为 例,选中"GPA Config File"打开新建 New GPA Config File 对话框, 如图 4-10 所示,输入文件名,单击"OK",新建的 GPA 配置文件会自 动添加到工程管理区;
- 3. 在工程管理区双击配置文件,以窗口形式打开空白配置文件,进行编辑,如图 4-11 所示。

# 图 4-10 新建配置文件对话框

| 关 New GP   | A Config File              |    | ?      | × |
|------------|----------------------------|----|--------|---|
| Name:      | Enter a name               |    |        |   |
| Create in: | D:\idePrj\8bit_counter\src |    | Browse |   |
|            |                            | OK | Cance  | 1 |

| 冬 | 4-11 | <b>GPA</b> | 配置文件窗 |  |
|---|------|------------|-------|--|
|---|------|------------|-------|--|

| eneral Setting Rate Setting Clock Setting                                                                                                                                                                         |  |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| Operating Conditions<br>Grade: COMMERCIAL  Process: TYPICAL                                                                                                                                                       |  |
| Environment Ambient Temperature: 25.000°C  Custom Theta JA: 25.000°C/W Heat Sink None O Low Profile O Medium Profile O High Profile O Custom Air-flow: 0  Custom Theta SA: 25.000°C/W Custom Theta SA: 25.000°C/W |  |
| Board Thermal Model       Image: None     Custom       Board Temperature:     25.000°C       Custom Theta JB:     25.000°C/W                                                                                      |  |
| VCC: 1.000V +<br>VCCX: 2.500V +                                                                                                                                                                                   |  |

# 添加工程文件

- 1. 如图 4-12 所示,在工程管理区空白处右击选择 "Add Files…",打开 "Select Files"对话框;
- 选择工程文件,可同时选择多个文件或单个文件添加,完成添加用户设 计文件。添加后,软件会自动在工程文件管理区将文件进行分类,如果 添加的文件不是 RTL 设计文件、网表文件、约束文件、GPA 配置文 件、GAO 配置文件,则在工程管理区会增加一个文件分类"Other Files"。

#### 图 4-12 Design 窗口右键菜单

| Design        |               |             | ₽×           |
|---------------|---------------|-------------|--------------|
| 🧧 🧰 8bi t     | _counter -    | [D:\gowin_p | project\8bit |
| (iii)         | GW2A-LV18     | PG484C8/I7  | 1            |
| a 🔚 v         | Verilog Files |             |              |
| 1             | src\top.v     | ,           |              |
|               | New File      |             |              |
|               | Add Files     |             |              |
|               |               |             |              |
|               |               |             |              |
|               |               |             |              |
|               |               |             |              |
|               |               |             |              |
| Hi or or abre | D             | Progoss     |              |
| mer ar chy    | neziär        | Trocess     |              |

# 修改工程文件

如图 4-13 所示,可通过以下两种方式打开文件:

- 1. 双击工程管理区内的任一文件,文件即会显示在源文件编辑区;
- 2. 右击需要修改的文件,单击"Open"。

# 图 4-13 工程文件编辑菜单



如果用户已经通过菜单栏 Tools > Options 配置了第三方文本编辑软件,选择"Open With..."可以用第三方的文本编辑软件打开设计文件。如果选择的是"Add External Editor",用户打开 Options 对话框添加其他外部编器,如图 4-14 所示。如果勾选"Always Use External Editor",则会始终使用外部编辑器打开设计文件。在右键菜单中选择"Open Containing Folder"可打开文件所在的文件夹,选择"Open Terminal Here"可打开命令行运行窗口,用户可通过命令行模式运行。

如果用户使用外部编辑器对已经在云源编辑区打开的文件进行修改并保存,云源会弹出文件已变更是否重新加载的提示。

如果用户关闭编辑后未保存的文件,云源会弹出是否保存更改文件的提示框。

#### 图 4-14 外部编辑器

| 🐝 Options                |                            |                        |            | ×            |
|--------------------------|----------------------------|------------------------|------------|--------------|
|                          | External Editor            |                        |            |              |
| 🚝 Environment            | External Editor            |                        |            |              |
| Text Editor              | Always Use External Editor |                        |            | _            |
| External Editor          | Name                       | Program                | Arguments  | Add          |
|                          | 📔 notepad                  | D:/Program Files/Notep | % <b>f</b> | Remove       |
|                          |                            |                        |            | Make Default |
|                          |                            |                        |            |              |
|                          |                            |                        |            |              |
|                          |                            |                        |            |              |
|                          |                            |                        |            |              |
|                          |                            |                        |            |              |
|                          |                            |                        |            |              |
|                          |                            |                        |            |              |
|                          |                            |                        |            |              |
| [*]items request restart | t program                  |                        | OK Can     | cel Apply    |

在工程文件修改后,如果忘记保存直接执行 Synthesize 或 Place & Route, 会弹出 "Save Modified Files"的对话框,如图 4-15 所示。

图 4-15 Save Modified Files 对话框

| 👹 Save Modified Files                                                                       | ?        | $\times$ |
|---------------------------------------------------------------------------------------------|----------|----------|
| The following files have been modified, Please select the files to Select the files to save | to save. |          |
| ☑ D:\test prj\8bit_counter\src\counter1.v                                                   |          |          |
| Select All                                                                                  | Deselec  | t All    |
| ОК                                                                                          | Cance    | əl       |

单击 "OK"后,文件会被保存且自动执行弹出对话框之前想要执行的 流程。如果单击 "Cancel",则文件不会被保存,且不会再执行 Synthesize 或 Place & Route。

#### 删除工程文件

- 1. 选中工程管理区内的文件;
- 2. 右击选择 "Remove" 或直接按键盘 "Delete" 键,弹出 "Remove Files" 对话框,若选中 "Remove Permanently on Disk" 复选框,则该 文件从当前工程删除且在磁盘上删除,否则该文件仅从当前工程删除。

### 编辑工程文件属性

在工程管理区内的任一文件处右击选择"File Properties",会弹出该文件的文件属性对话框,如图 4-16 所示。对话框中包含该文件的路径信息、 修改时间、Type 以及 Library 信息。通过 Type 下拉菜单可以选择编辑文件的 Type 信息,单击"OK"后,该文件会在 Design 窗口中自动移动到所选的 Type 类型下。Library 用于指定综合 VHDL 文件时所用到的编译库,默认为 work,如果有多个库,需要用分号;分隔。

#### 图 4-16 工程文件属性对话框

| 🐳 File Pro | perties                               | ?    | ×  |
|------------|---------------------------------------|------|----|
| Path:      | D:\gowin_project\daily_test\src\top.v |      |    |
| Modified:  | 2023-10-20 13:54:55                   |      |    |
| Туре:      | Verilog                               |      | -  |
| Library:   | work                                  |      |    |
|            |                                       |      |    |
|            | ОК                                    | Canc | el |

如果选中了多个 Verilog 文件或多个 VHDL 文件,则"File Properties"对话框中不会显示路径信息和修改时间。如果既选中了 Verilog 文件也选中了 VHDL 文件,则"File Properties"对话框中不会显示路径信 息、修改时间和 Type。

Library 的使用方法如下:

- 设计中顶层(或上一层)实体有底层实体的 component,则不需要关心 底层实体属于哪个 library,可以采用默认值 work;
- 如果设计中顶层(或上一层)实体采用"uut1:entity 库名.底层实体名称"的形式调用底层实体(如 uut1:entity mb.sub1),则底层实体所在的 vhdl 文件属性 library 应该为库名(如 mb);
- 如果程序包中有底层实体的 component,顶层(或上一层)实体通过程 序包调用底层实体时,不需要关心底层实体属于哪个 library,可以采用 默认值 work;
- 如果程序包中有底层实体的 component,顶层(或上一层)实体采用 "uut:程序包所属库名.程序包名称.底层实体名称"的形式调用底层实体(如 uut1:work.pack.sub1)时,则不需要关心底层实体属于哪个 library,可以采用默认值 work。

### 使能工程文件

在工程管理区内的任一文件处右击,弹出的右键菜单中有"Enable"和 "Disable"选项,如图 4-13。文件被 Enable 时,参与工程编译过程,被 Disable 时不参与工程编译过程。

- 1. 通过右键菜单选项设置文件的 Enable/Disable (包括单独文件的设置及 文件的批量设置);
- 2. 对于同一种约束类文件或配置类文件,工程中只有一个会处于 Enable 状态,再次新建或添加时,会将前一个约束文件或配置文件 Disable。

# 4.3.3 编辑工程配置

在工程管理区内的 Synthesize 处或 Place & Route 处右击选择 "Configuration",打开工程配置选项对话框,如图 4-17 所示。

图 4-17 工程配置选项对话框

| 关 Configuration                                                                                                                                     | ×                 |  |
|-----------------------------------------------------------------------------------------------------------------------------------------------------|-------------------|--|
|                                                                                                                                                     | General           |  |
| <ul> <li>✓ Global</li> <li>General</li> <li>Constraints</li> <li>✓ Synthesize</li> <li>General</li> </ul>                                           | Output Base Name: |  |
| <ul> <li>Place &amp; Route</li> <li>General</li> <li>Voltage</li> <li>Place</li> <li>Route</li> <li>Dual-Purpose Pin</li> <li>Unused Pin</li> </ul> |                   |  |
| <ul> <li>BitStream</li> <li>General</li> <li>sysControl</li> <li>Feature sysControl</li> </ul>                                                      |                   |  |
|                                                                                                                                                     | OK Cancel Apply   |  |

```
如图 4-17 所示,可配置的工程选项包含"Global"、"Synthesize"、
"Place & Route"和"BitStream"。有关可配置的各个工程选项的详细介
绍如下:
```

# Global

Global 选项包括 General 和 Constraints。

#### General

General 选项配置如图 4-18 所示,指定输出文件的基本名称,默认为 当前工程的名称。

# 图 4-18 General 配置选项

| 🐳 Configuration    |                        | × |
|--------------------|------------------------|---|
|                    | General                |   |
| ✓ Global           | Output Base Name: test | 7 |
| General            | Culput base Name. Lesi | 1 |
| Constraints        |                        |   |
| ✓ Synthesize       |                        |   |
| General            |                        |   |
| ✓ Place & Route    |                        |   |
| General            |                        |   |
| Voltage            |                        |   |
| Place              |                        |   |
| Route              |                        |   |
| Dual-Purpose Pin   |                        |   |
| Unused Pin         |                        |   |
| ✓ BitStream        |                        |   |
| General            |                        |   |
| sysControl         |                        |   |
| Feature sysControl |                        |   |
|                    |                        |   |
|                    | OK Cancel Apply        |   |

# Constraints

Constraints 选项配置如图 4-19 所示。可以通过该选项设置用户设计的 全局时钟频率值,如果时序约束中指定了时钟频率,则优先使用时序约束中 的频率值。默认为 Default (小蜜蜂家族芯片默认是 50MHz,晨熙家族芯片 默认是 100MHz)。

| 🐳 Configuration                                                                                                                                                                                                                                                                                                                |                 | × |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------|---|
|                                                                                                                                                                                                                                                                                                                                | Constraints     |   |
| <ul> <li>Global         <ul> <li>General</li> <li>Constraints</li> </ul> </li> <li>Synthesize             General</li> <li>Place &amp; Route             General             Voltage             Place             Route             Dual-Purpose Pin             Unused Pin</li> <li>BitStream             General</li> </ul> | Frequency(MHz)  |   |
| sysControl<br>Feature sysControl                                                                                                                                                                                                                                                                                               |                 |   |
|                                                                                                                                                                                                                                                                                                                                | OK Cancel Apply |   |

图 4-19 Frequency(MHz)配置选项

# Synthesize

# General

Synthesize 的 General 选项配置如图 4-20 所示。Synthesis Tool 为 GowinSynthesis,可以对综合选项进行配置,将鼠标悬浮在部分选项处时会显示其解释。

| 冬 | 4-20 | Gow | inSyr | nthesis | 参数配置项 |
|---|------|-----|-------|---------|-------|
|---|------|-----|-------|---------|-------|

| 🐝 Configuration                                                                                                                                                                                                                                                                                                        | ×                                                                                                                                                                                                                                                             |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| <ul> <li>Configuration</li> <li>Global<br/>General<br/>Constraints</li> <li>Synthesize<br/>General</li> <li>Place &amp; Route<br/>General<br/>Voltage<br/>Place</li> <li>Route<br/>Dual-Purpose Pin<br/>Unused Pin<br/>Incremental PnR</li> <li>BitStream<br/>General<br/>sysControl<br/>Feature sysControl</li> </ul> | X<br>Synthesize<br>General<br>Synthesis Tool:  GowinSynthesis<br>Top Module/Entity:<br>Include Path:<br>TclPre<br>GowinSynthesis<br>Verilog Language: Verilog 2001<br>VHDL Language: Verilog 2001<br>Show All Warnings<br>Disable Insert Pad<br>Ram R/W Check |
|                                                                                                                                                                                                                                                                                                                        | OK Cancel Apply                                                                                                                                                                                                                                               |

图 4-20 中的各项参数释义如下所示:

- Top Module/Entity: 指定顶层模块;
- Include Path: 指定文件包含路径;
- TclPre: 指定软件自动化版本管理文件,每次综合时自动更改版本号和

版本日期,根据版本号,可以找到运行的设计版本;

- Verilog Language: 指定 verilog 语言,支持 System Verilog 2017、 Verilog 2001 和 Verilog 95,默认值为 Verilog 2001;
- VHDL Language: 指定 VHDL 语言, 支持 VHDL1993、VHDL 2008 和 VHDL 2019, 默认值为 VHDL1993。当检测到当前工程中含有 VHDL 格式的设计文件时才会在界面中显示该选项;
- Looplimit: 设置 RTL 中默认的编译器循环限制值, 默认值为 2000;
- Show All Warnings: 勾选该选项后综合过程中会打印出所有的 Warning 信息,默认不勾选。
- Disable Insert Pad: 综合后的网表中是否插入 I/O Buffer, 默认不勾选;
- Ram R/W Check:如果 RAM 存在读或写冲突,勾选该选项后会在 RAM 周围插入旁路逻辑以防止仿真不匹配,禁用该选项不会生成旁路 逻辑,默认为不勾选;

#### 注!

关于所有选项配置的详细用法,具体可参考 <u>SUG550, GowinSynthesis 用户指南</u>。

### Place & Route

Place & Route 选项包括 General、Voltage、Place、Route、Dual-Purpose 和 Unused Pin,各选项含义如表 4-1 所示。

| 工程选项             | 描述                                    |
|------------------|---------------------------------------|
| General          | 用于配置运行布局布线时的基本参数                      |
| Voltage          | 用于设置电压 VCCX                           |
| Place            | 用于配置布局参数                              |
| Route            | 用于配置布线参数                              |
| Dual-Purpose Pin | 用于配置所选器件信息中封装方式对应的 I/O 信息,主要用于配置复用管脚。 |
| Unused Pin       | 用于对未使用的 GPIO 设置不同的 IO 属性              |

### 表 4-1 PnR 配置选项含义描述

单击"Reset all to default",当前配置页面会全部恢复为默认设置。

### General

General 选项配置如图 4-21 所示。

| Configuration                        |                                                     |                      |
|--------------------------------------|-----------------------------------------------------|----------------------|
|                                      | Place & Route                                       |                      |
| ✓ Global<br>General                  | Category: All ~                                     | Reset all to default |
| Constraints                          | Label                                               | Value                |
| ✓ Synthesize                         | Generate SDF File                                   | False                |
| General                              | Generate Post-Place File                            | False                |
| ✓ Place & Route                      | Generate Post-PnR Verilog Simulation Model File     | False                |
| General                              | Generate Post-PnR VHDL Simulation Model File        | False                |
| Voltage                              | Generate Plain Text Timing Report                   | False                |
| Place                                | Promote Physical Constraint Warning to Error        | True                 |
| Route                                | Show All Warnings                                   | Falce                |
| Dual-Purpose Pin                     | Report Auto Blaced IO Information                   | Falco                |
| ✓ BitStream<br>General<br>sysControl |                                                     | Taise                |
| Feature sysControl                   | Generate standard delay format file. Default: *.sdf |                      |

图 4-21 中的各选项使用说明如下:

- Generate SDF File: 产生标准延迟格式文件,扩展名为.sdf,用于布局 布线后的网表时序仿真,默认值为 False。具体使用方法参考本文档<u>第</u> <u>7章 仿真文件;</u>
- Generate IBIS File: 产生输入/输出缓冲区信息指定文件,扩展名为.ibs,默认为 False。
- Generate Post-Place File: 产生只含有 BSRAM 布局信息的文件,扩展 名为.posp,默认值为 Flase;
- Generate Post-PNR Verilog Simulation Model File: 产生 Verilog 语言 的时序仿真模型文件用于时序仿真,扩展名为.vo,默认值为 False;
- Generate Post-PNR VHDL Simulation Model File: 产生 VHDL 语言的 时序仿真模型文件用于时序仿真,扩展名为.vho,默认值为 False;
- Generate Plain Text Timing Report: 产生文本格式的时序报告, 扩展名为.tr, 默认值为 False;
- Promote Physical Constraint Warning to Error:将物理约束警告提升为 错误信息,默认值为 True;
- Show All Warnings: PNR 运行时输出所有的 Warning 信息,默认值为 False;
- Report Auto-Placed IO Information: 输出信息打印自动布局 IO 的位置 信息,默认值为 False。

### Voltage

Voltage 选项配置如图 4-23 所示。可通过该选项设置电压 VCC 和 VCCX,不同器件可设置的 VCC 及 VCCX 不同,单击 "Reset all to

default",所配置的 VCC 和 VCCX 会恢复为默认值。

# 注!

- VCC 的配置会影响 GW1NZ-1/GW1NZ-2 器件的延时数据。
- VCCX 的配置会影响功耗计算的结果。

| 冬 | 4-22 | 配置 | Voltage | 选项 |
|---|------|----|---------|----|
|---|------|----|---------|----|

| W Configuration                                   |              | ×                    |
|---------------------------------------------------|--------------|----------------------|
|                                                   | Voltage      |                      |
| ✓ Global<br>General<br>Constraints                | VCC: 0.9V ~  | Reset all to default |
| <ul> <li>✓ Synthesize</li> <li>General</li> </ul> | VCCX: 3.3V V |                      |
| ✓ Place & Route<br>General                        |              |                      |
| Voltage<br>Place                                  |              |                      |
| Route<br>Dual-Purpose Pin<br>Unused Pin           |              |                      |
| ✓ BitStream<br>General<br>sysControl              |              |                      |
| Feature sysControl                                | OK Can       | cel Apply            |

# Place

Place 选项配置如图 4-23 所示。

### 图 4-23 配置布局选项

| <ul> <li>Global</li> </ul>                                                                            | Category: All ~                            | Reset all to defaul |
|-------------------------------------------------------------------------------------------------------|--------------------------------------------|---------------------|
| Constraints                                                                                           | Label                                      | Value               |
| ✓ Synthesize                                                                                          | Place input registers to IOB               | True                |
| General                                                                                               | Place output registers to IOB              | True                |
| Place & Route                                                                                         | Place inout registers to IOB               | True                |
| General                                                                                               | Place Option                               | 0                   |
| Voltage                                                                                               | Replicate Resources                        | False               |
| Route<br>Dual-Purpose Pin<br>Unused Pin<br>✓ BitStream<br>General<br>sysControl<br>Feature sysControl | Place input registers to IOB in implement. |                     |

图 4-23 中的各选项使用说明如下:

- Place input register to IOB: 布局输入 Buffer 驱动的寄存器到 IOB 上, 对于 GW5A(S)(T)-138/GW5AT-75 器件,默认值为 False,其他器件默 认值为 True;
- Place output register to IOB: 布局输出/三态 Buffer 驱动的寄存器到 IOB 上,对于 GW5A(S)(T)-138 器件,默认值为 False,其他器件默认 值为 True;
- Place inout register to IOB: 布局双向 Buffer 驱动的寄存器到 IOB 上, 对于 GW5A(S)(T)-138 器件, 默认值为 False, 其他器件默认值为 True;
- Place Option: 布局算法选项。GW5A(N)(S)(R)(T)系列器件可选项有 0、1、2、3和4,对于其他系列器件可选项有0、1、2。默认值为0。
- Replicate Resources:对高扇出的资源进行复制来降低扇出,获得较好的时序结果,默认值为False。仅GW5A(N)(S)(R)(T)系列器件支持该选项的配置,其他器件下配置界面中不会显示该配置选项。

#### Route

Route 选项配置如图 4-24 所示。

### 图 4-24 配置布线选项

| Configuration                         | Route                  | >                    |
|---------------------------------------|------------------------|----------------------|
| ✓ Global<br>General                   | Category: All          | Reset all to default |
| Constraints                           | Label                  | Value                |
| ✓ Synthesize                          | Clock Route Order      | 0                    |
| General                               | Run Timing Driven      | True                 |
| <ul> <li>Place &amp; Route</li> </ul> | Route Option           | 0                    |
| General                               | Route Maxfan           | 23                   |
| Voltage<br>Place                      | Correct Hold Violation | True                 |
| Route                                 |                        |                      |
| Dual-Purpose Pin<br>Unused Pin        |                        |                      |
| ✓ BitStream                           |                        |                      |
| General                               |                        |                      |
| sysControl                            |                        |                      |
| Feature sysControl                    |                        |                      |
|                                       |                        |                      |
|                                       |                        |                      |
|                                       |                        |                      |
|                                       | OK                     | Cancel Apply         |

图 4-24 中的各选项使用说明如下:

- Clock Route Order: 指定除时钟原语产生的时钟线之外的时钟线的绕线 分配顺序,可选项有 0 和 1,默认值为 0:
  - 为0时,根据 net 的扇出数量由多到少的顺序进行分配;
  - 为1时,根据频率由高到底的顺序进行分配。

- Run Timing Driven:时序驱动优化布线结果,默认值为 True;
- Route Option: 布线算法选项,可选项有 0、1 和 2, 默认值为 0:
  - 为0时,默认布线算法;
  - 为1时,牺牲编译速度来尝试找到更优的布线结果;
  - 为2时,提高布线速度。
- Route Maxfan:基于绕线优化,设置绕线最大扇出数目,取值应为大于0 且小于等于100的整数,设置的数值较小时可能会出现绕线失败的情况。该选项不会对 LW 和时钟相关的绕线进行控制。器件为 GW1NZ-1/GW1N-2/GW1NR-2/GW1N-1P5 时,Route Maxfan 默认值为10,其他器件默认值为23;
- Correct Hold Violation:通过布线对时序 Hold 问题进行自动修复,默认 值为 True。

# **Dual-Purpose Pin**

Dual-Purpose Pin 选项是符合高云器件定制的复用管脚配置,将鼠标悬 浮在选项处会显示其解释。具体配置项目如图 4-25 所示。

#### 图 4-25 配置复用管脚选项

| 🐳 Configuration                                                                                                                                                                                                                                                                                                                                                               |                                                                                                                                                                                                                                                                                | × |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|
|                                                                                                                                                                                                                                                                                                                                                                               | Dual-Purpose Pin                                                                                                                                                                                                                                                               |   |
| <ul> <li>Global         <ul> <li>General</li> <li>Constraints</li> </ul> </li> <li>Synthesize             General</li> <li>Place &amp; Route</li> <li>General</li> <li>Voltage</li> <li>Place</li> <li>Route</li> <li>Dual-Purpose Pin</li> <li>Unused Pin</li> </ul> <li>BitStream         <ul> <li>General</li> <li>sysControl</li> <li>Feature sysControl</li> </ul> </li> | <ul> <li>Use JTAG as regular IO</li> <li>Use Surras regular IO</li> <li>Use MSPI as regular IO</li> <li>Use READY as regular IO</li> <li>Use DONE as regular IO</li> <li>Use RECONFIG_N as regular IO</li> <li>Use I2C as regular IO</li> <li>Use CPU as regular IO</li> </ul> |   |
|                                                                                                                                                                                                                                                                                                                                                                               | OK Cancel Apply                                                                                                                                                                                                                                                                |   |

图 4-25 中的各选项使用说明如下:

- Use JTAG as regular IO: 将 JTAG 相关管脚复用为普通 IO 管脚;
- Use SSPI as regular IO: 将 SSPI 相关管脚复用为普通 IO 管脚。对于 GW5A-25 的封装 MBGA121N,该选项默认为勾选状态且不可更改;
- Use MSPI as regular IO: 将 MSPI 相关管脚复用为普通 IO 管脚;
- Use READY as regular IO: 将 READY 相关管脚复用为普通 IO 管脚;

- Use DONE as regular IO: 将 DONE 相关管脚复用为普通 IO 管脚;
- Use RECONFIG\_N as regular IO:将 RECONFIG\_N 相关管脚复用为 普通 IO 管脚;
- Use I2C as regular IO: 将 I2C 相关管脚复用为普通 IO 管脚;
- Use CPU as regular IO: 仅 GW5A(N)(S)(R)(T)系列器件支持该选项配置,将 CPU 相关管脚复用为普通 IO 管脚。

# **Unused Pin**

Unused Pin 选项可以对未使用的 GPIO 设置不同的 IO 属性。有两个选 项: As input tri-stated with pull-up (default) 、As open drain driving ground, 如图 4-26 所示。

图 4-26 Unused Pin 选项

| 🐳 Configuration                                                                                                                                                                                                                                                                  | ×                                                                                                                                                                                                                                                                                                |
|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                                                                                                                                                                                                                                                                                  | Unused Pin                                                                                                                                                                                                                                                                                       |
| <ul> <li>Global<br/>General<br/>Constraints</li> <li>Synthesize<br/>General</li> <li>Place &amp; Route</li> <li>General<br/>Voltage<br/>Place<br/>Route<br/>Dual-Purpose Pin</li> <li>Unused Pin</li> <li>BitStream<br/>General<br/>sysControl<br/>Feature sysControl</li> </ul> | Specify configurations for all unused pins except the dual-purpose pins.<br>Unused Pin: As input tri-stated with pull-up(default) ∨<br>All unused pins except the dual-purpose pins, set as input tri-stated,<br>PULL_MODE set as "UP".<br>This is also the default setting for all unused pins. |
|                                                                                                                                                                                                                                                                                  | OK Cancel Apply                                                                                                                                                                                                                                                                                  |

- As input tri-stated with pull-up (default): 默认选项,所有未使用的 GPIO 会配置为输入三态弱上拉;
- As open drain driving ground:所有未使用的 GPIO 会配置为输出类型,并且 OPEN DRAIN 配置为 ON。

# **Incremental PnR**

Incremental PnR 选项实现增量编译功能,可以复用上一次布局或布局、布线的结果,减少重新布局布线的时间,提高运行效率。选项配置如图 4-27 所示。

| 🗞 Configuration        |                                   | × |
|------------------------|-----------------------------------|---|
|                        | Incremental PnR                   |   |
| General<br>Constraints | Incremental Placement Only        |   |
| General                | Incremental Placement and Routing |   |
| ✓ Place & Route        |                                   |   |
| General                |                                   |   |
| Voltage                |                                   |   |
| Place                  |                                   |   |
| Route                  |                                   |   |
| Dual-Purpose           |                                   |   |
| Unused Pin             |                                   |   |
| Incremental PnR        |                                   |   |
| ✓ BitStream            |                                   |   |
| General                |                                   |   |
| sysControl             |                                   |   |
| Feature sysCo          |                                   |   |
|                        | <i>•</i>                          |   |
|                        | OK Cancel Apply                   |   |

| 冬 | 4-27 | Incremental | PnR | 选项 |
|---|------|-------------|-----|----|
|---|------|-------------|-----|----|

图 4-27 中的各选项使用说明如下所示:

Incremental Placement Only: 仅增量布局信息,默认不勾选。勾选之后联动显示以下子配置项。

- Auto: 重新布局时自动选择工程路径下已有的布局增量文件\*.p, 若工程 路径下不存在\*.p 文件,则弹出提示。
- Specify the previous placement file: 手动指定布局增量文件\*.p。

Incremental Placement and Routing: 增量布局和布线信息,默认不勾选。勾选之后联动显示以下子配置项,并且 Incremental Placement Only 项不可选。

- Auto: 重新布局布线时自动选择工程路径下已有的布局布线增量文件
   \*.pr,若工程路径下不存在\*.pr 文件,则弹出提示。
- Specify the previous placement and routing file: 手动指定布局和布线 增量文件\*.pr。

### BitStream

BitStream 是符合高云芯片下载模式的码流文件格式选项以及下载频率 选项等,将鼠标悬浮在选项处会显示其解释。BitStream 选项又包括 General、sysControl、Feature sysControl,各选项含义如表 4-2 所示。

| 表 4-2 BitStream | 配选项含义描述 |
|-----------------|---------|
|-----------------|---------|

| 工程选项               | 描述                       |
|--------------------|--------------------------|
| General            | 用于配置 BitStream 的基本参数     |
| sysControl         | 用于配置 BitStream 系统控制参数    |
| Featrue sysControl | 用于配置 BitStream 功能性系统控制参数 |

#### General

General 选项配置如图 4-28 所示。

# 图 4-28 配置 Bitstream General 选项

| 💞 Configuration                                                                                                                                                                                                                                                             |                                                                                                                                                                                                                                                 |  |  |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| BitStream                                                                                                                                                                                                                                                                   |                                                                                                                                                                                                                                                 |  |  |
| <ul> <li>Global<br/>General<br/>Constraints</li> <li>Synthesize<br/>General</li> <li>Place &amp; Route<br/>General<br/>Voltage<br/>Place<br/>Route<br/>Dual-Purpose Pin<br/>Unused Pin</li> <li>BitStream</li> <li>General<br/>sysControl<br/>Feature sysControl</li> </ul> | <ul> <li>Enable CRC Check</li> <li>Enable Compress</li> <li>Enable Security Bit</li> <li>Secure Mode</li> <li>Power On Reset Monitor</li> <li>Turn Off Bandgap</li> <li>Print BSRAM Initial Value</li> <li>Bitstream Format: Binary </li> </ul> |  |  |
|                                                                                                                                                                                                                                                                             | OK Cancel Apply                                                                                                                                                                                                                                 |  |  |

图 4-28 的各项参数配置使用说明如下:

- Enable CRC Check: 使能循环冗余校验,默认为勾选;
- Enable Compress: 使能码流文件压缩, 默认为不勾选;
- Enable Encryption:对码流文件进行加密处理,仅晨熙家族器件支持该选项的配置,其他器件下配置界面中不会显示该配置选项,默认为不勾选;
- Key (Hex): 勾选 "Enable Encryption"后才可以对该项进行编辑,该项可以使用户对加密的秘钥进行自定义,仅晨熙家族器件支持该选项的配置,其他器件下配置界面中不会显示该配置选项,默认 key 全为0。勾选该选项后执行布局布线,会生成 key 的秘钥文件.ekey;
- Enable Security Bit: 使能安全位控制,对码流文件添加安全位,添加 之后码流无法再次回读,默认为勾选;
- Secure Mode: 启用安全模式,此时 JTAG 管脚为 GPIO,码流文件只能对设备编程一次。只有器件 GW1NSER-4C 支持该功能,默认为不勾选状态;

- Power On Reset Monitor: 上电复位监视,默认为勾选状态。勾选该选项后会持续监测电源导轨中任何可能的电压压降。如果电源导轨电压低于 POR 阈值,会将所有 RAM 位清除,并通过内部弱上拉电阻将使用的 I/O 置为三态,然后依次完成配置、初始化工作;
- Turn Off Bandgap:关闭 Bandgap 功能,默认为不勾选状态。
   Bandgap 的功能是为芯片中的某些模块提供恒定的电压和电流,关掉
   Bandgap 后可以起到降低器件功耗的作用。只有器件 GW1N-1 支持该
   选项的配置,其他器件下配置界面中不会显示该配置选项。
- Print BSRAM Initial Value: 打印 BSRAM 的初始值到码流文件中,默认为勾选。对于 GW1N 系列器件和 GW2A 系列器件,勾选该选项后会将所有位置 BSRAM 的初始值都打印到码流文件中,没有被占用到的 BSRAM 位置的初始值会打印为 0。对于 GW5A(N)(S)(R)(T)器件,勾选该选项后会将所占用位置 BSRAM 所在的列的所有 BSRAM 的初始值都 打印到码流文件中,该列中没有被占用到的 BSRAM 位置的初始值会打 印为 0。
- Bitstream Format:用于指定生成的码流文件内容的格式,可选项有 Text 和 Binary,默认为 Binary。当选择 Text 选项时,会生成纯文本格 式的\*.fs 文件;选择 Binary 选项时会生成\*.fs 、\*.bin 和\*.binx 格式的码 流文件。\*.bin 和\*.binx 是二进制格式的码流文件,\*.binx 文件含有头部 注释信息,\*.bin 没有头部注释信息。

### sysControl

sysControl 选项配置如图 4-29 所示。

图 4-29 配置 sysControl 选项

| •••                                                                                                                           |                                                                                                                                                                                  |                                                  | ~ |
|-------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------|---|
|                                                                                                                               | sysControl                                                                                                                                                                       |                                                  |   |
| <ul> <li>Global         <ul> <li>General</li> <li>Constraints</li> </ul> </li> <li>Synthesize             <ul></ul></li></ul> | sysControl  Program Done Bypass Wake Up Mode: User Code  Default  Custom Loading Rate (MHz): Background Programming: Enable External Master Config Enable External Master Config | 0<br>00000000<br>2.500 (default)<br>OFF<br>Clock | > |
|                                                                                                                               |                                                                                                                                                                                  | OK Cancel Appl                                   | У |

 $\sim$ 

图 4-29 的各项参数配置使用说明如下:

- Program Done Bypass: 在 Done Final 内部信号生效时,同时外部 Done 信号保持低电平,使码流加载完成后可以转发新的码流数据;
- Wake Up Mode: 使能芯片唤醒模式,可选值有 0 和 1,默认值为 0;
  - Wake Up Mode 为 0: DONE 管脚拉高或拉低对 Wake Up 没有影响;
  - Wake Up Mode 为 1:
    - a) 如果 DONE 管脚处于拉高状态,可以正常下载且芯片正常工作;
    - b) 如果 DONE 管脚处于拉低状态,可以正常下载,下载完后 DONE 管脚需要拉高且同时保持 TCK 连接脉冲信号芯片才能 Wake Up。
- User Code:用户可以自定义User Code,定义的值会体现在产生的码流文件中,通过编程器下载码流文件时会对User Code进行校验。默认为Default(00000000);
- Loading Rate: AutoBoot 配置模式和 MSPI 配置模式下,码流文件从 Flash 到 SRAM 的加载速度。GW1N-4/GW1NRF-4B/GW1NR-4 默认为 2.100MHz。GW1NS-4/GW1NSR-4/GW1NSER-4C 的速度等级为 C7/I6 的芯片型号默认为 2.6MHz,GW5A(S)(T)-138/GW5A(R)-25 的默 认为 35.000MHz,其他器件默认为 2.500MHz。AutoBoot 配置模式和 MSPI 配置模式参考文档 <u>UG290,Gowin\_FPGA 产品编程配置手册</u>, <u>UG704, Arora V 138K FPGA 产品编程配置手册</u>,<u>UG714, Arora V</u> <u>25K FPGA 产品编程配置手册</u>,。不同器件 Loading Rate 的取值及其计 算方式不同;
  - 以下器件封装的 Loading Rate 取值只支持 2.500MHz
    - a) GW1N-2: LQFP100X/LQFP144X/MBGA132X/WLCSP42H/MBGA49
    - b) B版GW1N-2: LQFP100X/LQFP144X/MBGA132X/MBGA121X
    - c) C版GW1N-2: LQFP100X/LQFP144X/MBGA132X/MBGA121X /MBGA49/QFN32X
    - d) GW1NR-2: MBGA49P/MBGA49PG/MBGA49G
    - e) B版GW1NR-2: MBGA49P/MBGA49PG/MBGA49G
    - f) C版GW1NR-2: MBGA49P/MBGA49PG/MBGA49G
    - g) GW1N-1P5: LQFP100X
    - h) B版GW1N-1P5: LQFP100X/QFN48X
    - i) C版GW1N-1P5: LQFP100X/QFN48X

- 以下器件的 Loading Rate 取值及计算方式如表 4-3 所示
  - a) GW1NZ-1
  - b) GW1N-2/GW1N-1P5/GW1NR-2 除上述仅支持 2.500MHz 封装 外的其他封装
  - c) GW1NSER-4C/GW1NS-4/GW1NSR-4/GW1NS-4C/ GW1NSR-4C 速度等级为非 C7/I6 的芯片型号
  - d) GW1N-9/GW1NR-9
  - e) GW2A-18/GW2AR-18/C版 GW2ANR-18
  - f) GW2A-55/C版GW2AN-55

#### 表 4-3 Loading Rate 值及计算方式(一)

| Loading Rate (MHz) | 分数表示法     |
|--------------------|-----------|
| 2.500 (default)    | 250 / 100 |
| 5.435              | 250 / 46  |
| 5.682              | 250 / 44  |
| 5.952              | 250 / 42  |
| 6.250              | 250 / 40  |
| 6.579              | 250 / 38  |
| 6.944              | 250 / 36  |
| 7.353              | 250 / 34  |
| 7.812              | 250 / 32  |
| 8.333              | 250 / 30  |
| 8.929              | 250 / 28  |
| 9.615              | 250 / 26  |
| 10.417             | 250 / 24  |
| 11.364             | 250 / 22  |
| 12.500             | 250 / 20  |
| 13.889             | 250 / 18  |
| 15.625             | 250 / 16  |
| 17.857             | 250 / 14  |
| 20.833             | 250 / 12  |
| 25.000             | 250 / 10  |
| 31.250             | 250 / 8   |
| 41.667             | 250 / 6   |
| 62.500             | 250 / 4   |

- 以下器件的 Loading Rate 取值及计算方式如表 4-4 所示 GW1N-1/GW1N-1S/GW1NR-1

| Loading Rate(MHz) | 分数表示法    |
|-------------------|----------|
| 2.500 (default)   | 240 / 96 |
| 2.553             | 240 / 94 |
| 2.609             | 240 / 92 |
| 2.667             | 240 / 90 |
| 2.727             | 240 / 88 |
| 2.791             | 240 / 86 |
| 2.857             | 240 / 84 |
| 2.927             | 240 / 82 |
| 3.000             | 240 / 80 |
| 3.077             | 240 / 78 |
| 3.158             | 240 / 76 |
| 3.243             | 240 / 74 |
| 3.333             | 240 / 72 |
| 3.429             | 240 / 70 |
| 3.529             | 240 / 68 |
| 3.636             | 240 / 66 |
| 3.750             | 240 / 64 |
| 3.871             | 240 / 62 |
| 4.000             | 240 / 60 |
| 4.138             | 240 / 58 |
| 4.286             | 240 / 56 |
| 4.444             | 240 / 54 |
| 4.615             | 240 / 52 |
| 4.800             | 240 / 50 |
| 5.000             | 240 / 48 |
| 5.217             | 240 / 46 |
| 5.455             | 240 / 44 |
| 5.714             | 240 / 42 |
| 6.000             | 240 / 40 |
| 6.316             | 240 / 38 |
| 6.667             | 240 / 36 |
| 7.059             | 240 / 34 |
| 7.500             | 240 / 32 |
| 8.000             | 240/30   |
| 8.571             | 240 / 28 |
| 9.231             | 240 / 26 |
| 10.000            | 240 / 24 |

|--|

| Loading Rate(MHz) | 分数表示法    |
|-------------------|----------|
| 10.909            | 240 / 22 |
| 12.000            | 240 / 20 |
| 13.333            | 240 / 18 |
| 15.000            | 240 / 16 |
| 17.143            | 240 / 14 |
| 20.000            | 240 / 12 |
| 24.000            | 240 / 10 |
| 30.000            | 240 / 8  |
| 40.000            | 240 / 6  |
| 60.000            | 240 / 4  |

- 以下器件的 Loading Rate 取值及计算方式如表 4-5 所示
  - a) GW2AN-9X
  - b) GW2AN-18X

# 表 4-5 Loading Rate 值及计算方式(三)

| Loading Rate(MHz) | 分数表示法     |
|-------------------|-----------|
| 2.500 (default)   | 200 / 80  |
| 1.562             | 200 / 128 |
| 1.587             | 200 / 126 |
| 1.613             | 200 / 124 |
| 1.639             | 200 / 122 |
| 1.667             | 200 / 120 |
| 1.695             | 200 / 118 |
| 1.724             | 200 / 116 |
| 1.754             | 200 / 114 |
| 1.786             | 200 / 112 |
| 1.818             | 200 / 110 |
| 1.852             | 200 / 108 |
| 1.887             | 200 / 106 |
| 1.923             | 200 / 104 |
| 1.961             | 200 / 102 |
| 2.000             | 200 / 100 |
| 2.041             | 200 / 98  |
| 2.083             | 200 / 96  |
| 2.128             | 200 / 94  |
| 2.174             | 200 / 92  |
| 2.222             | 200 / 90  |

| Loading Rate(MHz) | 分数表示法    |
|-------------------|----------|
| 2.273             | 200 / 88 |
| 2.326             | 200 / 86 |
| 2.381             | 200 / 84 |
| 2.439             | 200 / 82 |
| 2.564             | 200 / 78 |
| 2.632             | 200 / 76 |
| 2.703             | 200 / 74 |
| 2.778             | 200 / 72 |
| 2.857             | 200 / 70 |
| 2.941             | 200 / 68 |
| 3.030             | 200 / 66 |
| 3.125             | 200 / 64 |
| 3.226             | 200 / 62 |
| 3.333             | 200 / 60 |
| 3.448             | 200 / 58 |
| 3.571             | 200 / 56 |
| 3.704             | 200 / 54 |
| 3.846             | 200 / 52 |
| 4.000             | 200 / 50 |
| 4.167             | 200 / 48 |
| 4.348             | 200 / 46 |
| 4.545             | 200 / 44 |
| 4.762             | 200 / 42 |
| 5.000             | 200 / 40 |
| 5.263             | 200 / 38 |
| 5.556             | 200 / 36 |
| 5.882             | 200 / 34 |
| 6.250             | 200 / 32 |
| 6.667             | 200 / 30 |
| 7.143             | 200 / 28 |
| 7.692             | 200 / 26 |
| 8.333             | 200 / 24 |
| 9.091             | 200 / 22 |
| 10.000            | 200 / 20 |
| 11.111            | 200 / 18 |
| 12.500            | 200 / 16 |
| 14.286            | 200 / 14 |
| 16.667            | 200 / 12 |

| Loading Rate(MHz) | 分数表示法    |
|-------------------|----------|
| 20.000            | 200 / 10 |
| 25.000            | 200 / 8  |
| 33.333            | 200 / 6  |
| 50.000            | 200 / 4  |
| 100.000           | 200 / 2  |

# - 以下器件的 Loading Rate 取值及计算方式如表 4-6 所示

GW1N-4/GW1NRF-4B/GW1NR-4

| 表 4-6 Loading Rate | 值及计算方式 | (四) |
|--------------------|--------|-----|
|--------------------|--------|-----|

| Loading Rate (MHz) | 分数表示法     |
|--------------------|-----------|
| 2.100 (default)    | 210 / 100 |
| 4.565              | 210 / 46  |
| 4.773              | 210 / 44  |
| 5.000              | 210 / 42  |
| 5.250              | 210 / 40  |
| 5.526              | 210 / 38  |
| 5.833              | 210 / 36  |
| 6.176              | 210 / 34  |
| 6.563              | 210 / 32  |
| 7.000              | 210 / 30  |
| 7.500              | 210 / 28  |
| 8.077              | 210 / 26  |
| 8.750              | 210 / 24  |
| 9.545              | 210 / 22  |
| 10.500             | 210 / 20  |
| 11.667             | 210 / 18  |
| 13.125             | 210 / 16  |
| 15.000             | 210 / 14  |
| 17.500             | 210 / 12  |
| 21.000             | 210 / 10  |
| 26.250             | 210 / 8   |
| 35.000             | 210 / 6   |
| 52.500             | 210 / 4   |

- 以下器件的 Loading Rate 取值及计算方式如表 4-7 所示

GW1NSER-4C/GW1NS-4/GW1NSR-4/GW1NS-4C/GW1NSR-4C 速度等级为 C7/I6 的芯片型号

| Loading Rate (MHz) | 分数表示法     |
|--------------------|-----------|
| 2.600              | 260 / 100 |
| 5.652              | 260 / 46  |
| 5.909              | 260 / 44  |
| 6.190              | 260 / 42  |
| 6.500              | 260 / 40  |
| 6.842              | 260 / 38  |
| 7.222              | 260 / 36  |
| 7.647              | 260 / 34  |
| 8.125              | 260 / 32  |
| 8.667              | 260 / 30  |
| 9.286              | 260 / 28  |
| 10.000             | 260 / 26  |
| 10.833             | 260 / 24  |
| 11.818             | 260 / 22  |
| 13.000             | 260 / 20  |
| 14.444             | 260 / 18  |
| 16.250             | 260 / 16  |
| 18.571             | 250 / 14  |
| 21.667             | 260 / 12  |
| 26.000             | 260 / 10  |
| 32.500             | 260 / 8   |
| 43.333             | 260 / 6   |
| 65.000             | 260 / 4   |

表 4-7 Loading Rate 值及计算方式(五)

- 以下器件的 Loading Rate 取值及计算方式如表 4-8 所示

GW5A(S)(T)-138/GW5A(R)-25/GW5AT-75

# 表 4-8 Loading Rate 值及计算方式(六)

| Loading Rate (MHz) | 分数表示法   |
|--------------------|---------|
| 35.000(default)    | 210/6   |
| 52.500             | 210 / 4 |
| 70.000             | 210/3   |
| 105.000            | 210/2   |

- 以下器件的 Loading Rate 取值及计算方式如表 4-9 所示
 GW5AT-60/GW5A(N)(R)T-15

| Loading Rate (MHz) | 分数表示法     |
|--------------------|-----------|
| 2.500 (default)    | 210 / 84  |
| 1.667              | 210 / 126 |
| 1.694              | 210 / 124 |
| 1.721              | 210 / 122 |
| 1.750              | 210 / 120 |
| 1.780              | 210/118   |
| 1.810              | 210/116   |
| 1.842              | 210/114   |
| 1.875              | 210 / 112 |
| 1.909              | 210/110   |
| 1.944              | 210 / 108 |
| 1.981              | 210 / 106 |
| 2.019              | 210 / 104 |
| 2.059              | 210 / 102 |
| 2.100              | 210 / 100 |
| 2.143              | 210/98    |
| 2.188              | 210/96    |
| 2.234              | 210/94    |
| 2.283              | 210 / 92  |
| 2.333              | 210/90    |
| 2.386              | 210 / 88  |
| 2.442              | 210 / 86  |
| 2.561              | 210 / 82  |
| 2.625              | 210 / 80  |
| 2.692              | 210 / 78  |
| 2.763              | 210 / 76  |
| 2.838              | 210 / 74  |
| 2.917              | 210 / 72  |
| 3.000              | 210 / 70  |
| 3.088              | 210 / 68  |
| 3.182              | 210 / 66  |
| 3.281              | 210 / 64  |
| 3.387              | 210 / 62  |
| 3.500              | 210 / 60  |
| 3.621              | 210 / 58  |
| 3.750              | 210 / 56  |
| 3.889              | 210 / 54  |

表 4-9 Loading Rate 值及计算方式(七)

SUG100-4.4

| Loading Rate (MHz) | 分数表示法    |
|--------------------|----------|
| 4.038              | 210 / 52 |
| 4.200              | 210 / 50 |
| 4.375              | 210 / 48 |
| 4.565              | 210 / 46 |
| 4 770              | 210/44   |

| 4.375   | 210 / 48 |
|---------|----------|
| 4.565   | 210 / 46 |
| 4.773   | 210 / 44 |
| 5.000   | 210 / 42 |
| 5.250   | 210 / 40 |
| 5.526   | 210 / 38 |
| 5.833   | 210 / 36 |
| 6.176   | 210 / 34 |
| 6.563   | 210 / 32 |
| 7.000   | 210 / 30 |
| 7.500   | 210 / 28 |
| 8.077   | 210 / 26 |
| 8.750   | 210/24   |
| 9.545   | 210 / 22 |
| 10.500  | 210/20   |
| 11.667  | 210 / 18 |
| 13.125  | 210 / 16 |
| 15.000  | 210 / 14 |
| 17.500  | 210 / 12 |
| 21.000  | 210 / 10 |
| 26.250  | 210/8    |
| 35.000  | 210/6    |
| 52.500  | 210 / 4  |
| 70.000  | 210/3    |
| 105.000 | 210/2    |

Background Programming: 背景升级功能,在不中断 FPGA 芯片当前 lacksquare正在执行的码流文件的前提下对 Flash 进行再次烧录。如果当前器件的 Background Programming 取值只有 OFF,则在配置界面中不会显示该 配置选项。

# 图 4-30 Background Programming 设为 I2C

| Background Programming:    |   | -     |    |
|----------------------------|---|-------|----|
| I2C Slave Address(Hex): 00 | • | (00~7 | F) |

# 图 4-31 Background Programming 设为 I2C/JTAG/SSPI/QSSPI

Background Programming: I2C/JTAG/SSPI/QSSPI -

НОТВООТ

# 支持背景升级的器件及其取值情况所示。

### 表 4-10 Background Programming 取值

| 器件类型                                                                                                                                                                          | Background Programming取值                                      |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------|
| <ul> <li>GW1N-1P5/GW1N-2/GW1NR-2</li> <li>B版: GW1N-4/GW1NR-4、<br/>GW1NRF-4</li> <li>D版: GW1NR-4</li> <li>GW1NS-4/GW1NSR-4</li> <li>GW1N-9/GW1NR-9</li> <li>GW1NZ-1</li> </ul> | OFF、JTAG<br>默认为OFF                                            |
| B版: GW1N-1P5/GW1N-2/GW1NR-2                                                                                                                                                   | OFF、JTAG、I2C<br>默认为OFF                                        |
| C版: GW1N-2/GW1NR-2/GW1N-1P5                                                                                                                                                   | OFF、GoConfig、GoConfig Mode1、<br>JTAG、I2C<br>默认为OFF            |
| GW2AN-18X/GW2AN-9X                                                                                                                                                            | OFF 、 GoConfig 、 UserLogic 、<br>I2C/JTAG/SSPI/QSSPI<br>默认为OFF |
| GW5A(N)(S)(R)(T)                                                                                                                                                              | OFF、UserLogic、JTAG/SSPI/QSSPI<br>默认为OFF                       |

Background Programming 各取值功能及使用注意事项介绍如下:

- OFF:关闭 Background Programming 功能,如果器件为 GW2AN-18X 或 GW2AN-9X, "Dual-Purpose Pin"对话框中的"Use MSPI as regular IO"为不勾选且不可配置状态。
- JTAG: 使用 JTAG 模式进行背景升级。
- I2C:使用 I2C 模式进行背景升级。对于 B 版 GW1N-1P5/GW1N-2/GW1NR-2,配置对话框中会出现选项"I2C Slave Address(Hex)",对用户操作 I2C 设备的地址进行设置,可设置值 范围为 00~7F,如图 4-30 所示。选择 I2C 后"Dual-Purpose Pin" 对话框中的"Use JTAG as regular IO"为不勾选且不可配置状 态。对于 C 版本 GW1N-2/GW1N-1P5/GW1NR-2,使用 I2C 模式 进行背景升级时,配置对话框中不会出现选项"I2C Slave Address(Hex)","Dual-Purpose Pin"对话框中的"Use RECONFIG as regular IO"为不勾选且不可配置状态。
- GoConfig: 使用 goConfig IP 实现背景升级。

- UserLogic: 使用内部逻辑进行背景升级。
- I2C/JTAG/SSPI/QSSPI: 使用 I2C/JTAG/SSPI/QSSPI 模式进行背景升级。
- JTAG/SSPI/QSSPI: 使用 JTAG/SSPI/QSSPI 模式进行背景升级。
- 在 GW2AN-18X/GW2AN-9X 下,选择 GoConfig 或 UserLogic 或 I2C/JTAG/SSPI/QSSPI 时,对话框中会出现配置选项 "HOTBOOT",如图 4-31 所示,为可选状态,默认不勾选。
- 在 GW5A(S)(T)-138/GW5A(R)-25 下,选择 UserLogic 或 JTAG/SSPI/QSSPI 时,对话框中会出现配置选项 "HOTBOOT", 如图 4-31 所示,为可选状态,默认不勾选。
- 对于 B 版 GW1N-1P5/GW1N-2/GW1NR-2,如果配置项切换前后 包含 I2C,则 Synthesize 和 Place & Route 的状态都会改为过期状态。对于 C 版 GW1N-2/GW1NR-2/GW1N-1P5,如果配置项切换前后包含 I2C,则只有 Place & Route 的状态会改为过期状态。
- 对于 GW2AN-18X/GW2AN-9X,如果配置项 GoConfig、UserLogic 与 I2C/JTAG/SSPI/QSSPI、OFF 相互切换时,则 Synthesize 和 Place & Route 的状态都会改为过期状态,否则只有 Place & Route 的状态会改为过期状态。
- Enable External Master Config Clock: 启用外部主配置时钟,仅 GW5A(N)(S)(R)(T)系列器件支持该选项的配置,其他器件下配置界面 中不会显示该配置选项,默认为不勾选。当勾选该选项时,对话框中会 出现配置选项 "Frequency Divider",如图 4-32 所示。对于 GW5A(S)(T)-138/GW5AT-75 器件,可选值有 1、2、4、8,默认为 1。 对于 GW5A(S)(R)-25/GW5AT-60/GW5A(N)(R)T-15 器件,可选值有 1、2~1022 偶数,共 512 个值,默认为 1。

### 图 4-32 Frequency Divider 选项

| Enable External Master Config Clock |  |
|-------------------------------------|--|
| Frequency Divider 1                 |  |

Enable SEU Handler: 启用单粒子翻转处理器(Single-Event Upsets Handler, SEU Handler)。只有 GW5A(N)(S)(R)(T)系列器件支持该功能,默认为不勾选。当勾选该选项时,对话框中会出现配置子选项"Enable SEU Handler CheckSum"、"Enable Error Detection only"、"Enable Error Detection and Correction"、"Stop SEU Handler when detected uncorrectable ECC error or CRC checksum mismatch error"、"Mode"、"Enable Error Injection",其中,"Enable Error Detection only"和"Enable Error Detection and Correction"、本地的目前的目前的目前的目前的目前。如图 4-33 所示。

#### 图 4-33 Enable SEU Handler 选项

| ☑ Enable SEU Handler                                                                       |
|--------------------------------------------------------------------------------------------|
| ☑ Enable SEU Handler CheckSum                                                              |
| Enable Error Detection only                                                                |
| Enable Error Detection and Correction                                                      |
| ☐ Stop SEU Handler when detected uncorrectable ECC error<br>or CRC checksum mismatch error |
| Mode Auto ~                                                                                |

#### 图 4-34 Enable Error Injection 选项

- Enable SEU Handler CheckSum: 启用单粒子翻转处理、检验、计算和对比,默认不勾选。
- Enable Error Detection only: 仅启用错误检验,默认不勾选。
- Enable Error Detection and Correction: 启用错误检验和更正,默认不勾选。
- Stop SEU Handler when detected uncorrectable ECC error or CRC checksum mismatch error: 当检测到不可纠正的 ECC 错误或 CRC 校验和不匹配错误时,停止单粒子翻转处理器。默认不勾选。
- Mode:选择 SEU Handler 启动或停止的模式,可取值有 Auto 和 UserLogic,默认为 Auto。
- Enable Error Injection: 启用错误注入,当 Mode 选择 UserLogic
   时会出现该选项,默认不勾选,如图 4-34 所示。

# Feature sysControl

对于非 GW5A(N)(S)(R)(T)系列器件, Feature sysControl 选项配置如图 4-35 所示。

| Configuration                         |                            |                 |
|---------------------------------------|----------------------------|-----------------|
|                                       | Feature sysControl         |                 |
| ✓ Global                              | Multi Boot                 |                 |
| General                               |                            |                 |
| Constraints                           | SPI Flash Address 00000000 |                 |
| ✓ Synthesize                          |                            |                 |
| General                               |                            |                 |
| <ul> <li>Place &amp; Route</li> </ul> |                            |                 |
| General                               |                            |                 |
| Voltage                               |                            |                 |
| Place                                 |                            |                 |
| Route                                 |                            |                 |
| Dual-Purpose Pin                      |                            |                 |
| Unused Pin                            |                            |                 |
| <ul> <li>BitStream</li> </ul>         |                            |                 |
| General                               |                            |                 |
| sysControl                            |                            |                 |
| Feature sysControl                    |                            |                 |
|                                       |                            |                 |
|                                       |                            |                 |
|                                       |                            |                 |
|                                       |                            | OK Cancel Apply |

#### 图 4-35 非 GW5A(N)(S)(R)(T)系列器件配置 Feature sysControl 选项

默认勾选 Multi Boot, 会联动显示子配置项 SPI Flash Address。

SPI Flash Address:指定 SPI Flash 地址。SPI Flash 地址是指下一次 multiboot 时,加载码流文件的起始地址。对于 GW2AN-18X 和 GW2AN-9X,默认为 000000,对于其他的非 GW5A(N)(S)(R)(T)系列 器件,默认值为 00000000。具体可参考 <u>SUG502, Gowin</u> Programmer 用户指南;

对于 GW5A(N)(S)(R)(T)系列器件, Feature sysControl 选项配置如图 4-36 所示。

图 4-36 GW5A(N)(S)(R)(T)系列器件配置 Feature sysControl 选项

| 🐳 Configuration                                                                                                                                                                                                                                                                            |                                                                                                                                           |                                                                     | ×            |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------|--------------|
|                                                                                                                                                                                                                                                                                            | Feature sysControl                                                                                                                        |                                                                     |              |
| <ul> <li>Global<br/>General<br/>Constraints</li> <li>Synthesize<br/>General</li> <li>Place &amp; Route<br/>General<br/>Voltage<br/>Place<br/>Route<br/>Dual-Purpose Pin<br/>Unused Pin<br/>Incremental PnR</li> <li>BitStream<br/>General<br/>sysControl<br/>Feature sysControl</li> </ul> | Multi Boot<br>Address Width 2<br>SPI Flash Address 0<br>Mode S<br>Mode S<br>Enable Merge Mo<br>Address Width<br>SPI Flash Address<br>Mode | 4 ~ ~<br>00000<br>ingle ~ ~<br>de<br>24 ~ ~<br>000000<br>Single ~ ~ |              |
|                                                                                                                                                                                                                                                                                            |                                                                                                                                           |                                                                     |              |
|                                                                                                                                                                                                                                                                                            |                                                                                                                                           | OK                                                                  | Cancel Apply |

Multi Boot 默认不勾选,勾选之后会联动显示以下子配置项。

### 表 4-11 子配置项

| 名称                | 描述                                                                                                        |
|-------------------|-----------------------------------------------------------------------------------------------------------|
| Address Width     | 配置SPI Flash地址位宽,可取值有24、32,默认为24。                                                                          |
| SPI Flash Address | 指定SPI Flash地址。SPI Flash地址是指下一次multiboot时,加载码流文件的起始地址,默认为000000,具体可参考 <u>SUG502,Gowin Programmer用户指南</u> 。 |
| Mode              | 配置SPI Flash地址访问模式,可取值有Single、Fast、<br>Dual和Quad,默认为Single。                                                |

MSPI JUMP 默认不勾选,勾选之后会联动显示以下子配置项。

#### 表 4-12 子配置项

| 名称                | 描述                                                         |  |  |  |
|-------------------|------------------------------------------------------------|--|--|--|
| Enable Merge Mode | 使用该选项会将MSPI JUMP码流文件合并到通用的码流<br>文件中,默认不勾选。                 |  |  |  |
| Address Width     | 配置SPI Flash地址位宽,可取值有24、32,默认为24                            |  |  |  |
| SPI Flash Address | 指定SPI Flash地址,默认为000000。                                   |  |  |  |
| Mode              | 配置SPI Flash地址访问模式,可取值有Single、Fast、<br>Dual和Quad,默认为Single。 |  |  |  |

# 4.4 管理工程过程

在过程管理区,列出了云源的过程管理,如图 **4-37** 所示。在该窗口中可进行以下操作:

- 查看 Design 概述;
- 启动物理约束编辑器;
- 启动时序约束编辑器;
- 执行综合;
- 查看综合设计报告;
- 执行布局布线;
- 查看 Place&Route 后生成的报告;
- 启动编程器等功能。

| 图 4-37 工程 Process 窗口     |  |  |  |  |
|--------------------------|--|--|--|--|
| ×                        |  |  |  |  |
|                          |  |  |  |  |
|                          |  |  |  |  |
|                          |  |  |  |  |
| r                        |  |  |  |  |
|                          |  |  |  |  |
|                          |  |  |  |  |
|                          |  |  |  |  |
|                          |  |  |  |  |
| Place & Route Report     |  |  |  |  |
| 🣗 Timing Analysis Report |  |  |  |  |
|                          |  |  |  |  |
| ↓ Programmer             |  |  |  |  |
|                          |  |  |  |  |
|                          |  |  |  |  |
|                          |  |  |  |  |

# 4.4.1 Design Summary

新建工程时,软件会分析工程并提供一份报告 Design Summary,报告 中包括工程文件路径、综合工具的信息以及器件信息,如图 4-38 所示,有 三种方法打开 Design Summary:

- 在 GOWIN FPGA Designer 菜单栏上,选择"Window > Design Summary";
- 在 Process 窗口中,双击"Design Summary";
- 在 Process 窗口中,右击 "Design Summary" 选择 "Open"。

# 图 4-38 工程信息显示

| General         |                                             |  |  |  |
|-----------------|---------------------------------------------|--|--|--|
| Project File:   | D:\gowin_project\daily_test\daily_test.gprj |  |  |  |
| Synthesis Tool: | GowinSynthesis                              |  |  |  |
|                 |                                             |  |  |  |
|                 | Target Device                               |  |  |  |
| Part Number:    | GW1N-UV4PG256C6/I5                          |  |  |  |
| Series:         | GW1N                                        |  |  |  |
| Device:         | GW1N-4                                      |  |  |  |
| Device Version: | В                                           |  |  |  |
| Package:        | PBGA256                                     |  |  |  |
| Speed Grade:    | C6/I5                                       |  |  |  |
| Core Voltage:   | UV                                          |  |  |  |

### 注!

对于没有 Device Version 的器件,表格中不会显示 Device Version 这一行。

# 4.4.2 User Constraints

User Constraints 提供了快速打开和创建约束文件的方法。User Constraints 分为物理约束和时序约束。

有关约束编辑器的详细使用方法,请参考 <u>SUG940, Gowin 设计时序约</u> <u>束指南</u>; <u>SUG935, Gowin 设计物理约束指南</u>; <u>SUG1018, Arora V设计</u> <u>物理约束用户指南</u>。

# 4.4.3 Synthesize

GowinSynthesis 是高云研发的综合软件,支持高云半导体的库文件及 其实现,目前 Verilog 语言支持 System Verilog 2017、Verilog 2001 和 Verilog 95,VHDL 语言支持 VHDL1993 和 VHDL 2008。

通过在工程管理区的 Synthesize 处右击选择 "Configuration",打开综合选项对话框,选择综合工具,如图 4-20 所示。

Synthesize 提供了运行综合、设置综合选项参数及管理网表文件 (Netlist File)和综合报告(Synthesis Report)的功能,综合报告的介绍 请参考 <u>6.1 综合报告</u>。

参考以下步骤运行 Synthesize:

- 配置 Synthesis 选项,有关 Synthesis 选项,请参考 <u>4.3.3 编辑工程配置</u>;
- 2. 运行 Synthesize;
- 在过程管理区,双击"Synthesize"或右击"Synthesize > Run",启动综合工具对源文件进行综合。若综合成功,则 Synthesize 栏前会出现 图标"✔",否则出现图标"<sup>9</sup>";
- 4. 综合成功后,双击"Netlist File"或"Synthesis Report",或右击选择 Open选项,可查看网表文件或综合报告,且生成的网表文件或综合报 告的名称与工程名称相同,生成的综合后网表文件为\*.vg,综合报告为 \*\_syn.rpt.html。

若综合之前(Synthesize 图标为"<sup>3</sup>")双击"Netlist File"或 "Synthesis Report",或右击选择 Open 选项,则会先进行综合,综合成 功后打开网表文件或综合报告。

右击 "Synthesize",如图 4-39 可进行的操作包含:

- Run: 只有 Synthesize 栏前图标为初始状态"♥"、失败状态"♥"或 过期状态"♥"时,选择该选项会启动综合工具对源文件进行综合;
- Rerun: 无论 Synthesize 是何种状态,选择该选项,重新启动综合工具 对源文件进行综合;
- Rerun All: 无论 Synthesize 和 Place & Route 是何种状态,选择该选项,都会重新对源文件进行综合及 Place & Route;
- Clean&Rerun All: 清除工程文件夹 impl 下的 gwsynthesis 和 pnr 文件

夹并重新执行 Synthesize 及 Place & Route;

- Stop: 停止运行 Synthesize 过程;
- Clean: 清除综合后产生的文件夹(GowinSynthesis 产生的文件夹为 gwsynthesis),单击该选项会弹出提示框;
- Configuration: 可对 Synthesize 中参数进行设置。

# 图 4-39 右击 Synthesize

| Process     |                      | ð    | ×  |
|-------------|----------------------|------|----|
| 📄 De        | sign Summary         |      |    |
| 🗸 🎼 Us      | er Constraints       |      |    |
|             | FloorPlanner         |      |    |
| $\varkappa$ | Timing Constraints E | dito | or |
| ~ <b>•</b>  | Run                  |      |    |
| O.          | Rerun                |      |    |
| 2           | Rerun All            |      |    |
| ~ 🚪 🥏       | Clean&Rerun All      |      |    |
|             | Stop                 |      |    |
|             | Clean                |      |    |
| ٢           | Configuration        |      |    |
| Lie Pro     | ogrammer             |      |    |
| 1           |                      |      |    |

# 4.4.4 Place & Route

Place & Route 提供运行布局布线、设置布局布线参数及管理布局布线 后生成文件的功能。

# 注!

Place & Route 依赖于综合过程,执行该步骤时,如其依赖项(Synthesize)未执行,则会先执行 Synthesize,再执行该步骤。

参考以下步骤运行 Place & Route:

- 1. 配置 Place & Route 选项,关于 Place & Route 选项的介绍请参考 <u>4.3.3</u> <u>编辑工程配置</u>;
- 运行 Place & Route,双击 "Place & Route"或右击 Place & Route选择 "Run"执行布局布线产生码流文件和相关报告文件。如运行成功,则 Place & Route 栏前会出现图标 "✔",否则出现图标 " <sup>9</sup>";
- 3. Place & Route 运行成功后,在 Place & Route 下方双击文件或右击选择 "Open"可在文本编辑区浏览报告文件;
- 可查看生成的四种报告文件,包括布局布线报告(Place & Route Report)、时序分析报告(Timing Analysis Report)、端口属性报告 (Ports & Pins Report)及功耗分析报告(Power Analysis Report),这 四种文件均不可编辑。具体请参考 <u>6.2 布局布线报告</u>、<u>6.3 端口属性报</u> 告、6.4 时序报告、6.5 功耗分析报告。

- 若当前已经打开报告文件,再运行 Place & Route 重新生成报告文件后会提示是 否更新文件;
- 若运行 Place & Route 之前(Place & Route 栏前图标为"<sup>■</sup>"),双击报告文件 或在该报告文件右击选择"Open",则会先运行 Place & Route,运行成功后打开报 告文件。

右击 Place & Route,可进行的操作包含:

- Run: 只有 Place & Route 栏前图标为初始状态" <sup>■</sup>" 或失败状态
  - " 🕛 " 或过期状态" ? " 时,选择该选项会运行 Place & Route;
- Rerun: 无论 Place & Route 是何种状态,选择该选项,重新运行 Place & Route;
- Rerun All: 无论 Synthesize 和 Place & Route 是何种状态,选择该选项,都会重新对源文件进行 Synthesize 及 Place & Route;
- Clean& Rerun All: 清除工程文件夹 impl 下的 gwsynthesis 和 pnr 文件 夹并重新执行 Synthesize 及 Place & Route;
- Stop: 停止运行 Place & Route 过程;
- Clean: 清除运行 Place & Route 后产生的文件夹(pnr),单击该选项 会弹出是否要删除文件夹的提示框。如果删除文件夹失败会报出 Warning 提示;
- Configuration: 可对 Place & Route 参数进行设置。

# 4.4.5 Programer

云源在布局布线运行成功后,会生成码流文件,需启动编程器才可将码 流文件下载到芯片,实现用户所需的功能。

注!

Programer 依赖于 Synthesize 及 Place & Route 步骤,执行该步骤时,如其依赖项 (Synthesize 及 Place & Route)未执行,会弹出警告提示。

双击 "Programer" 或在该项右击 "Run" 选项, 打开编程器, 如图 4-40 所示。

### 注!

Linux 安装包中的编程器不适用于 Linux 版本 Red Hat 5.10,只支持 Red Hat 6 以上的 版本,且 Linux 内核版本需要在 2.18 及以上。

| V# 00m        | Programme     | er Version 1.9.8.08 | build 200915      |                                                    |            | -        | ×     |
|---------------|---------------|---------------------|-------------------|----------------------------------------------------|------------|----------|-------|
| File Edi      | t Tools A     | bout                |                   |                                                    |            |          |       |
| -             | 9-9-1         | 1 🤿 📦               | USB Cable Setting |                                                    |            |          |       |
| Enable        | Series        | Device              | Operation         | FS File                                            | User Code  | IDCODE   |       |
| 1 🖂           | GW1N          | GW1N-1              | SRAM Program      | D:/gowin_project/daily_test/impl/pnr/daily_test.fs | 0x000037A8 | 0900281B |       |
|               |               |                     |                   |                                                    |            |          |       |
|               |               |                     |                   |                                                    |            |          |       |
| utput         | Cost 0.0 cost | and(c)              |                   |                                                    |            |          | 6     |
| hatput<br>nfo | Cost 0.0 seco | ond(s)              |                   |                                                    |            |          | 8     |
| Dutput        | Cost 0.0 sec  | ond(s)              |                   |                                                    |            |          | <br>6 |
| Dutput<br>nfo | Cost 0.0 sec  | ond(s)              |                   |                                                    |            |          | đ     |

有关编程器的详细使用方法,请参考 <u>SUG502, Gowin Programmer 用</u> <u>户指南</u>。

# 4.5 工程存档及恢复

云源支持对当前工程进行存档以及恢复被存档的工程。通过菜单栏 Project 中的"Archive Project"和"Restore Archived Project"对工程进 行存档或恢复。

# 4.5.1 工程存档

单击菜单栏 Project 中的"Archive Project"会弹出存档工程对话框, 如图 4-41 所示, 将鼠标悬浮在选项处时会显示其解释。

- Archive File Name 是存档后的文件名,默认和当前要存档的工程名一 致,扩展名是.gar;
- Create In 为存档后的文件要存放的路径,默认为当前工程路径;
- 存档工程项包括 Project source files (默认勾选)、GowinSynthesis files、PnR files、Programming files;
  - **Project source files**: 包含工程所在路径/**src**下的所有文件;
  - GowinSynthesis files: 包含工程所在路径/impl/gwsynthesis 下运行 综合产生的工程文件(\*.prj)、网表文件(\*.vg)、综合报告 (\*\_syn.rpt.html)、资源统计文件(\*\_syn\_rsc.xml);
  - PnR files: 包含工程所在路径/impl/pnr 下运行布局布线产生的文件;
  - Programming files: 包含工程所在路径/impl/pnr 下运行布局布线产
     生的码流文件\*.fs 、\*.bin 和\*.binx。
- 当勾选了某一存档工程项后,下方会显示该项在当前工程下的源文件、 所在路径以及大小;
- Add 和 Remove 可以用来自行增删存档的文件;
- 单击 Archive 后,如果工程中的文件未保存,则会弹出警告提示框,提示先保存文件;

- 存档完成后会弹出提示框,提示存档成功或失败;
- 存档完成后在 Create In 路径下会生成两个文件:存档工程\*.gar 和与 gar 同名的存档文件\*.garlog。扩展名为.gar 的文件压缩存储所有被存档 的文件,日志文件\*.garlog 供参考使用,可以查看哪些文件被存档以及 存档是否成功。

| 图 4- | 41 | 工程 | 存档 | i对ì | 舌框 |
|------|----|----|----|-----|----|
|------|----|----|----|-----|----|

| 🐳 Archive Project  |                                        |         | ?      | × |
|--------------------|----------------------------------------|---------|--------|---|
| Archive File Name: | S1_final                               |         | .gar   | • |
| Create In:         | C:/Users/jingkun/Desktop/S1_final_p3_t |         |        |   |
| File Types         |                                        |         |        |   |
| Project source     | files                                  |         |        |   |
| 🗌 GowinSynthesi    | s files                                |         |        |   |
| PnR files          |                                        |         |        |   |
| Programming        | files                                  |         |        |   |
| Files              |                                        |         |        |   |
|                    |                                        | Add     | Remove |   |
|                    | Name                                   | Size    | (KB)   | ^ |
| src\APB_bus_top    | V                                      |         | 3      |   |
| src\Radar_Pulse_   | TRX.v                                  | 3       | 9      |   |
| src\Radar_Pulse_   | near.v                                 |         | 1      |   |
| src\Radar_System   | n_TOPv                                 | -       | 7      |   |
| src\Radar_pulse_   | TORv                                   |         | 1      |   |
| src\S1_final.cst   |                                        |         | 1      |   |
| src\S1_final.gao   |                                        |         | 6      |   |
| src\apb2_decode    | erv                                    |         | 2      |   |
| src\config.v       |                                        |         | 1      | ~ |
| Total Files: 135   | Total Size: 4862 KB                    |         |        | _ |
|                    | E                                      | Archive | Cance  | ł |

# 4.5.2 恢复存档工程

单击菜单栏 Project 中的"Restore Archived Project"会弹出恢复存档 工程对话框,如图 4-42 所示。

| 图 4-42 | 恢复 | 存档エ | _程对 | 话框 |
|--------|----|-----|-----|----|
|--------|----|-----|-----|----|

| 🐳 Restore Archived Pr | oject | ?   | ×    |
|-----------------------|-------|-----|------|
| Archived File:        |       |     |      |
|                       | ОК    | Car | ncel |

单击 "Archived File"右面的路径选择按钮,选择要恢复的存档文件。选择要恢复的存档文件后,"Destination Folder"会自动更新为存档文件所在的路径。单击 "OK"后会弹出恢复成功的对话框。
# 4.6 退出软件

通过以下方式退出云源:

- 1. 单击 "File > Exit" 选项;

注!

- 若有未保存的文件,则会先提示是否对文件进行保存;
- 软件提供的保存(Save)、保存所有(Save All)和另存为(Save As...)功能只 针对文本编辑动作的保存;
- 软件对于工程配置(Configuration)信息的修改或对工程中文件的增删等操作不 会即时保存到工程配置文件中,在软件关闭时自动保存;
- 如果软件在运行中,无法通过单击退出软件。

# 5 云源集成工具

# 5.1 物理约束编辑器

FloorPlanner 是高云半导体面向市场自主研发的物理约束编辑器,支持 对 I/O、Primitive (原语)、Block (BSRAM、DSP)、Group 等的属性及位 置信息的读取与编辑功能,同时可根据用户的配置生成新的布局与约束文 件,文件中规定了 I/O 的属性信息,原语、模块的位置信息等。 FloorPlanner 提供了快捷的布局与约束编辑功能,有效地提高编写物理约束 文件的效率,同时可以根据器件布局和时序路径进行时序优化,可支持高云 半导体的各款 FPGA 器件产品。

启动 FloorPlanner 有两种方式:

- 1. 未建立 FGPA 工程时,可直接在软件菜单栏的"Tools"下拉列表中选择"FloorPlanner",此时需通过"File > New..."加载网表及所需器件信息;
- 建立 FPGA 工程时,直接在过程管理区运行 Synthesize 后双击 "FloorPlanner",此时,FloorPlanner 会直接加载工程文件并显示在 FloorPlanner 界面。FloorPlanner 分为 Summary、Netlist、Chip Array、Package View 以及各项约束窗口,如图 5-1 和图 5-2 所示。

注!

- 该工具的详细使用方法请参考 <u>SUG935, Gowin 设计物理约束指南</u>; <u>SUG1018,</u> <u>Arora V设计物理约束用户指南</u>。
- 除此之外 FloorPlanner 还可以进行时序优化。

| - <u> </u>                                                                                                                                                                                               |                                                                         |                                                          |                                                |                                        |        |      |          |
|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------|----------------------------------------------------------|------------------------------------------------|----------------------------------------|--------|------|----------|
| 🗱 FloorPlanner                                                                                                                                                                                           |                                                                         |                                                          |                                                |                                        | _      |      | $\times$ |
| File Constraints Tools View                                                                                                                                                                              | Help                                                                    |                                                          |                                                |                                        |        |      |          |
| 🗋 📂 🖪 🛃 🥥 🚽                                                                                                                                                                                              | Q                                                                       |                                                          |                                                |                                        |        |      |          |
| Netlist 🗗 🛪                                                                                                                                                                                              | Chip Array 🔀                                                            | Package View                                             | 3                                              |                                        |        |      |          |
| <ul> <li>counter1</li> <li>Ports(24)</li> <li>Primitives(10)</li> <li>Nets(45)</li> <li>Module</li> <li>Timing Paths</li> </ul>                                                                          |                                                                         |                                                          |                                                |                                        |        |      |          |
| Message                                                                                                                                                                                                  |                                                                         |                                                          |                                                |                                        |        |      | đΧ       |
| <pre>&gt; Info (FP0001): Reading devi<br/>&gt; Reading netlist file: "D:/test<br/>&gt; Parsing netlist file "D:/test<br/>&gt; Processing netlist completed<br/>&gt; Physical Constraint parsed com</pre> | ce GW2A-18 package<br>prj/8bit_counter/<br>prj/8bit_counter/i<br>pleted | PBGA484 partnum<br>impl/gwsynthesis/<br>mpl/gwsynthesis/ | ber GW2A-LV1<br>:/8bit_counte:<br>8bit_counter | BPG484C8/I7<br>r.vg″<br>.vg″ completed |        |      |          |
| Me I/O C Primitive C.                                                                                                                                                                                    | •• Group C•••                                                           | Resource R…                                              | Clock …                                        | Quadrant C…                            | Helk C | Vref | C•••     |

图 5-2 Package View 窗口



# 5.2 时序约束编辑器

时序约束编辑器(Timing Constraints Editor)是高云半导体面向市场 自主研发的时序约束编辑工具,支持多种时序约束命令的编辑,包括时钟约 束、输入输出约束、路径约束和时钟报告等约束编辑。Timing Constraints Editor 提供了简单快捷的时序约束编辑功能,可支持高云半导体的各 FPGA 器件产品。

启动 Timing Constraints Editor 的方式有两种:

- 1. 如未建立 FGPA 工程,在菜单栏中,选择 "Tools > Timing Constraints Editor",此时,需要通过 "File > New..."加载网表文件;
- 如已建立 FPGA 工程,在过程管理区运行 Synthesize 后,双击 "Timing Constraints Editor",则 Timing Constraints Editor 会直接加 载工程文件并显示在 Gowin Timing Constraints Editor 界面,如图 5-3 所示。

注!

有关时序约束编辑器的详细使用方法,请参考 <u>SUG940,Gowin 设计时序约束指南</u>。 图 5-3 创建时序约束界面



# 5.3 IP Core 产生器

IP Core Generator 是基于高云 FPGA 的 IP 产生工具,包括硬核和软 核两部分,通过工具产生实例化的设计之后,用户可调用该实例化模块实现 设计所需的功能,帮助用户快速实现复杂设计。如图 5-4 所示,主要功能 有:

- 支持 Soft IP core、Hard module 的信息预览;
- 支持 Soft IP core、Hard module 定制生成;
- 支持 Hard module 实例化示例案例生成;

- 支持自动保存用户配置;
- 支持 IP 生成代码语言选择;
- 部分 Soft IP 支持自动产生激励文件;
- 支持器件信息自动过滤显示可用 IP。



通过单击菜单栏中 Tools 下拉列表中"IP Core Generator"启动 IP Core Generator 工具,进行 IP 调用。相关参考文档如下:

- 模数转换器(ADC)的产生参考 <u>SUG283, Gowin 原语用户指南</u>; <u>UG299, Arora V 系列模拟数字转换器(ADC)用户指南</u>。
- BANDGAP 的产生参考 <u>SUG283, Gowin 原语用户指南</u>;
- 时钟资源(CLOCK)的产生参考 <u>UG286, Gowin 时钟资源(Clock)</u> <u>用户指南</u>; <u>UG306, Arora V 时钟资源(Clock)用户指南</u>。
- 数字信号处理器(DSP)的产生参考 <u>UG287, Gowin 数字信号处理</u>
   <u>(DSP)模块用户指南</u>; <u>UG305, Arora V 数字信号处理(DSP)模块</u>
   <u>用户指南</u>。
- I3C 的产生参考 <u>SUG283, Gowin 原语用户指南</u>;
- 输入输出逻辑(IO Logic)的产生参考 <u>UG289, Gowin 可编程通用管脚</u> (GPIO)用户指南; <u>UG304, Arora V 可编程通用管脚(GPIO)用户</u> 指南。
- 存储器(BSRAM & SSRAM)的产生参考 <u>UG285, Gowin 存储器</u> (BSRAM & SSRAM)用户指南; <u>UG300, Arora V 存储器(BSRAM</u> & SSRAM)用户指南。

- 闪存资源(User Flash)的产生参考 <u>UG295, Gowin 闪存资源(User</u> <u>Flash)用户指南</u>;
- 双线串行接口(SPMI)的产生参考 SUG283, Gowin 原语用户指南;
- 软核相关的文档请参考官网的 IP 参考设计: <u>http://www.gowinsemi.com.cn/enrollment.aspx?Fld=n27:27:4</u>。

注!

置灰的 Hard Module 或者 Soft IP Core 为当前 device 所不支持的。

# 5.4 在线逻辑分析仪

高云在线逻辑分析仪(GAO)是高云半导体自主研发的一款数字信号 分析工具,旨在帮助用户更加简便地分析设计中信号之间的时序关系,快速 进行系统分析和故障定位,提高设计效率。

GAO 支持 RTL 级信号、综合后网表级信号捕获的标准版(Standard) 和精简版(Lite)两个版本。标准版 GAO 最多可以支持 16 个功能内核,每 个内核可配置一个或多个触发端口,支持多级静态或动态触发表达式。精简 版 GAO 配置简便,无需设置触发条件,精简版 GAO 还可以捕获信号的初 始值,方便用户分析上电瞬间的工作状态。信号捕获后可以将其波形导出, 支持\*.csv、\*.vcd 和\*.prn 三种导出文件格式,\*.csv 和\*.prn 两种类型的文件 可直接用于 Matlab 等第三方仿真工具使用,\*.vcd 类型文件可用 ModelSim 工具使用。

注!

Matlab、ModelSim 工具的使用需要取得第三方授权。

GAO 包括 Gowin GAO 配置和 Gowin Analyzer Oscilloscope 两个工具。Gowin GAO 配置主要用于把定位信息配置到设计中,这些定位信息主要基于采样时钟、触发单元和触发表达式;Gowin Analyzer Oscilloscope 通过 JTAG 接口连接软件和目标硬件,将 GAO 配置文件设置的采样信号的数据直观地通过波形显示出来。

启动 GAO 配置文件窗口之前,需在工程管理区新建 GAO 配置文件, 打开配置文件窗口,以下是以标准版 GAO 为例,如图 5-5 所示。

| Trigger Ports   | Match U | nits    |              |      | Expressions |                           |
|-----------------|---------|---------|--------------|------|-------------|---------------------------|
| Trigger Port 0  | Mat     | ch Unit | Trigger Port | Matc | Static      | 💮 Dynamic (BSRAM Usage O) |
| Trigger Port 1  | E       | MO      | NONE         | B    |             |                           |
| Trigger Port 2  |         |         |              |      |             |                           |
| Trigger Port 3  |         | M1      | NONE         | Ba   |             |                           |
| Trigger Port 4  |         | M2      | NONE         | Ba   |             |                           |
| Trigger Port 5  |         |         | NONE         |      |             |                           |
| Ingger Port 6   |         | IVI3    | NONE         | Bi   |             |                           |
| Trigger Port 7  |         | M4      | NONE         | Ba   |             |                           |
| Trigger Port 9  |         | M5      | NONE         | Ba   |             |                           |
| Trigger Port 10 | -       | MG      | NONE         | P.   |             |                           |
| Trigger Port 11 |         | IVIO    | NONE         | Di   |             |                           |
| Trigger Port 12 |         | M7      | NONE         | Ba   |             |                           |
| Trigger Port 13 |         | M8      | NONE         | Ba   |             |                           |
| Trigger Port 14 |         | 140     | NONE         | P.   |             |                           |
| Ingger Port 15  |         | M9      | NONE         | Bi   |             |                           |
|                 |         | M10     | NONE         | Ba   |             |                           |
|                 |         | M11     | NONE         | Ba   |             |                           |
|                 |         | M12     | NONE         | Ba   |             |                           |
|                 |         | M13     | NONE         | Ba   |             |                           |
|                 |         | M14     | NONE         | Ba   |             |                           |
|                 |         | M15     | NONE         | Ba   |             |                           |
|                 |         |         |              |      |             |                           |
|                 | •       |         |              | P.   |             |                           |

#### 图 5-5 GAO 配置文件窗口

配置文件建立之后,在菜单栏中,选择"Tools > Gowin Analyzer Oscilloscope,打开在线逻辑分析仪工具,如图 5-6 所示。

#### 注!

在线逻辑分析仪的配置和使用方法请参考 <u>SUG114, Gowin 在线逻辑分析仪用户指</u><u>商</u>。

#### 图 5-6 GAO 界面

| 🗑 Gowin Ana                                         | lyzer Oscilloscope                                                                 |              |            |          |          | _    |       | × |  |  |  |  |
|-----------------------------------------------------|------------------------------------------------------------------------------------|--------------|------------|----------|----------|------|-------|---|--|--|--|--|
| 📂 Cable: Gowin USB Cable(FT2CH) 🖌 🕟 💿 🕅 💿 🧟 🥥 🖳 📳 🕞 |                                                                                    |              |            |          |          |      |       |   |  |  |  |  |
| Configuration                                       |                                                                                    |              |            |          |          |      |       |   |  |  |  |  |
| Programmer                                          |                                                                                    |              |            |          |          |      |       |   |  |  |  |  |
| Enable Programmer                                   |                                                                                    |              |            |          |          |      |       |   |  |  |  |  |
| As Cause Cours 0                                    |                                                                                    |              |            |          |          |      |       |   |  |  |  |  |
| Ao Lore Lore U                                      |                                                                                    |              |            |          |          |      |       |   |  |  |  |  |
|                                                     | Storage Size: 1024 Window Number: 1 🔹 Capture Amount: 1024 💌 Trigger Position: 0 🚖 |              |            |          |          |      |       |   |  |  |  |  |
|                                                     | Trigger Expressions                                                                |              |            |          |          |      |       |   |  |  |  |  |
|                                                     | exp0: M0                                                                           |              |            |          |          |      |       |   |  |  |  |  |
|                                                     |                                                                                    |              |            |          |          |      |       |   |  |  |  |  |
|                                                     | <b>N</b> - 1 - 1 - 1                                                               |              |            |          |          |      |       |   |  |  |  |  |
|                                                     | Match Unit                                                                         |              |            |          |          |      |       |   |  |  |  |  |
|                                                     | Match Unit                                                                         | Trigger Port | Match Type | Function | Counter  | Va   | lue   |   |  |  |  |  |
|                                                     | MO                                                                                 | Trigger 0    | Basic      | ==       | Disabled | 0000 | 00000 |   |  |  |  |  |
|                                                     |                                                                                    |              |            |          |          |      |       |   |  |  |  |  |
| < >                                                 | <                                                                                  |              |            |          |          |      |       | > |  |  |  |  |
|                                                     |                                                                                    |              |            |          |          |      |       |   |  |  |  |  |
|                                                     |                                                                                    |              |            |          |          |      |       |   |  |  |  |  |

# 5.5 功耗分析工具

高云功耗分析工具(GPA)为用户提供尽可能准确的功耗分析,提供了 丰富的用户设置选项。用户可根据设计工程的实际情况,设置影响功耗的芯 片型号、工作环境以及信号翻转率等参数。功耗分析工具根据用户设置的参 数,自动估算用户设计的功耗,产生功耗分析报告。

目前,GPA工具的启动首先是以新建配置文件(.gpa)为基础,步骤 如下所示:

- 在软件工程管理区(Design),单击 "File > New...",打开 "New" 对话框;
- 2. 选择 "GPA Config File",在弹出的对话框中填写 "Name";
- 3. 单击"OK",即可在"Design"窗口看到新建的 GPA Config File;
- 4. 双击文件名,在源文件编辑区对 GPA 配置文件进行配置,如图 5-7 所示。

注!

有关高云功耗分析工具的配置和使用方法,请参考 <u>SUG282, Gowin 功耗分析工具用</u> 户指南。

#### 图 5-7 GPA 配置文件窗口

| vironment  |                                                        |
|------------|--------------------------------------------------------|
| Oustom T   | perature: 25.000°C                                     |
| Heat Sink- |                                                        |
| None None  | ◯ Low Profile ◯ Medium Profile ◯ High Profile ◯ Custom |
| Air-flow:  | 0 • (LFM)                                              |
| Custom The | ta SA: 25.000°C/W 🖨                                    |
| Board Ther | mal Model                                              |
| None       | O Custom O Typical                                     |
| Board Temp | perature: 25.000°C                                     |
| Custom The | ta JB: 25.000℃/W 붖                                     |
| ltage      |                                                        |
| C: 1.000   | v 🖹                                                    |
|            |                                                        |

# 5.6 存储器初始化文件编辑器

存储器初始化文件是一个 ASCII 文件,其扩展名为.mi;用户可根据自身设计要求,生成相应格式的初始化文件,用以指定存储器中每个地址下的初始值。如果已有.mi 文件,可以在 IDE 中用存储器初始化文件编辑器打开该.mi 文件,可以再次编辑后进行保存。

存储器初始化文件的文件名为\*.mi (file\_name.mi),文件中每一行代表 一个存储单元,行数即为存储单元的个数,也代表存储器的地址深度 Address Depth;列数代表每个存储单元有多少位,即内存的数据宽度 Data Width。地址从上到下依次递增,每行数据高位在前,低位在后。

高云存储器初始化文件的编辑是以新建配置文件(.mi)为基础,具体 格式请参考 <u>UG285, Gowin 存储器(BSRAM & SSRAM)用户指南;</u> <u>UG300, Arora V 存储器(BSRAM & SSRAM)用户指南</u>。初始化文件编辑器 具体使用步骤如下:

- 在软件工程管理区 (Design), 单击 "File > New...", 打开 "New" 对话框;
- 选择 "Memory Initialization File",如图 5-8 所示,单击 "OK",在弹出的 New File 对话框中填写初始化文件名字后单击 "OK",如图 5-9 所示;
- 3. 启动如图 5-10 所示的初始化文件配置窗口,窗口左侧部分表格填写初始值,右侧部分配置初始化文件大小和视图格式;
- 4. 在窗口的右侧配置初始化文件的 Depth 和 Width,以及左侧表格中地址 和初始值的数值显示格式;
  - Depth 和 Width 要与用户在 IP Core Generator 窗口上所选择 Block Memory 或 Shadow Memory 的 Address Depth 及 Data Width 一 致,若初始化文件中 Address Depth 或 Data Width 大于窗口上所 选择的值, IP Core Generator 将会提示错误信息;若 Address Depth 或 Data Width 小于各自窗口上所选择的值,则未指定的地址 下的值默认初始化为 0,设置完单击 "Update";
  - 左侧表格中地址和数值的显示格式可以选择二进制,十六进制,带 地址十六进制等格式。
- 5. 在配置窗口的左侧表格中进行初始值的写入,此外在左侧表格中可以对 表格的视图格式进行设置;
  - 通过表头右击可以配置列数的显示,有1、8、16三种选择,如图
     5-11 所示;
  - 表格中的初始值既可以通过双击后手动写入,也可以通过右击进行 设置,在要输入数值处右击,选择 "Fill with 0"是指初始值每位都 为 0, "Fill with 1"是指初始值每位都为 1, "Custom Fill"使用户 可以根据需要进行数值写入,同样也可批量设置初始值如图 5-12 所 示。

6. 保存文件。

图 5-8 初始化文件新建 New 对话框

| 🐳 New                                                                             | ?   | ×   |
|-----------------------------------------------------------------------------------|-----|-----|
| Physical Constraints File Timing Constraints File GowinSynthesis Constraints File |     | ^   |
| GAO Config File                                                                   |     |     |
| Create memory initialization file.                                                |     | ~   |
| ОК                                                                                | Can | cel |

#### 图 5-9 初始化文件新建 New File 对话框

| 🐳 New File                            | ?     | ×   |
|---------------------------------------|-------|-----|
| Name: test                            | .mi   | •   |
| Create in: D:\idePrj\8bit_counter\src | Brows | e   |
| OK                                    | Cano  | cel |

#### 图 5-10 初始化文件配置窗口

| D:\gowinTask\testIDE\gpri\fpga_project_4\src\testt.mi |    |    |    |    |    |    |   |                  |       |  |  |  |
|-------------------------------------------------------|----|----|----|----|----|----|---|------------------|-------|--|--|--|
|                                                       | +0 | +1 | +2 | +3 | +4 | +5 | ^ | File             |       |  |  |  |
| 00000000                                              | 00 | 00 | 00 | 00 | 00 | 00 |   | File Format: Bir | · · · |  |  |  |
| 00001000                                              | 00 | 00 | 00 | 00 | 00 | 00 |   | Depth: 25        | 6 🗘   |  |  |  |
| 00010000                                              | 00 | 00 | 00 | 00 | 00 | 00 |   | Width: 8         | •     |  |  |  |
| 00011000                                              | 00 | 00 | 00 | 00 | 00 | 00 |   | Up               | date  |  |  |  |
| 00100000                                              | 00 | 00 | 00 | 00 | 00 | 00 |   | View             |       |  |  |  |
| 00101000                                              | 00 | 00 | 00 | 00 | 00 | 00 |   | Address Base:    | Bin 🔻 |  |  |  |
| 00110000                                              | 00 | 00 | 00 | 00 | 00 | 00 |   | Value Base:      | Hex 🔻 |  |  |  |
| 00111000                                              | 00 | 00 | 00 | 00 | 00 | 00 |   |                  |       |  |  |  |
| 01000000                                              | 00 | 00 | 00 | 00 | 00 | 00 |   |                  |       |  |  |  |
| 01001000                                              | 00 | 00 | 00 | 00 | 00 | 00 |   |                  |       |  |  |  |
| 01010000                                              | 00 | 00 | 00 | 00 | 00 | 00 |   |                  |       |  |  |  |
| 01011000                                              | 00 | 00 | 00 | 00 | 00 | 00 |   |                  |       |  |  |  |
| 01100000                                              | 00 | 00 | 00 | 00 | 00 | 00 |   |                  |       |  |  |  |
| 01101000                                              | 00 | 00 | 00 | 00 | 00 | 00 |   |                  |       |  |  |  |
| 01110000                                              | 00 | 00 | 00 | 00 | 00 | 00 |   |                  |       |  |  |  |
| 01111000                                              | 00 | 00 | 00 | 00 | 00 | 00 |   |                  |       |  |  |  |
| 1000000                                               | 00 | 00 | 00 | 00 | 00 | 00 |   |                  |       |  |  |  |
| 10001000                                              | 00 | 00 | 00 | 00 | 00 | 00 |   |                  |       |  |  |  |
| 10010000                                              | 00 | 00 | 00 | 00 | 00 | 00 |   |                  |       |  |  |  |
| 10011000                                              | 00 | 00 | 00 | 00 | 00 | 00 | ~ |                  |       |  |  |  |
| <                                                     |    |    |    |    |    | >  |   |                  |       |  |  |  |

#### 图 5-11 列数配置

| 1       | .0 |    |    |    |    |    | . 6 | .7 |   |           |
|---------|----|----|----|----|----|----|-----|----|---|-----------|
|         | +0 | +1 | +2 | +5 | +4 | +) | +0  | +1 |   | 1 Column  |
| 0000000 | 00 | 00 | 00 | 00 | 00 | 00 | 00  | 00 | • | 8 Column  |
| 0000100 | 00 | 00 | 00 | 00 | 00 | 00 | 00  | 00 |   | 16 Column |

#### 图 5-12 批量设置

|          | +0 | +1 | +2 | +3 | +4 | +5        | +6      | +7 |  |
|----------|----|----|----|----|----|-----------|---------|----|--|
| 0000000  | 00 | 00 |    | 00 |    | 00        |         |    |  |
| 00001000 | 00 | 00 |    | 00 |    | 00        |         |    |  |
| 00010000 | 00 | 00 |    | 00 |    | 00        |         | 00 |  |
| 00011000 | 00 | 00 |    | 00 |    | 00        |         | 00 |  |
| 00100000 | 00 | 00 |    |    |    | 00        |         |    |  |
| 00101000 | 00 | 00 |    | 00 |    | 00        |         |    |  |
| 00110000 | 00 | 00 | 00 | 00 | 00 | 00 Fill w | ith 0   | 00 |  |
| 00111000 | 00 | 00 |    | 00 |    | 00 Fill w | ith 1   |    |  |
| 01000000 | 00 | 00 |    | 00 |    | 00 Cust   | om Fill |    |  |
| 01001000 | 00 | 00 | 00 | 00 | 00 | 00        | 00      | 00 |  |

# 5.7 User Flash 初始化文件编辑器

User Flash 初始化文件是一个 ASCII 文件,其扩展名为.fi;用户可根据 自身设计要求,生成相应格式的初始化文件,用以指定 User Flash 中每个 地址下的初始值。如果已有.fi 文件,可以在软件中用 User Flash 初始化文 件编辑器打开该 fi 文件,可以再次编辑后进行保存。

User Flash 初始化文件的文件名为\*.fi(file\_name.fi),文件中每一行代表 一个存储单元,行数即为需要初始化数据的存储单元的个数;行头中括号内 容分别表示纵坐标地址、横坐标地址,使用分号隔开;每行中括号后的内容 表示存储单元初始化的数据,数据支持二进制和十六进制,数据高位在前, 低位在后。.fi 文件内容格式举例如下:

# 5.7.1 二进制格式(Bin File)

Bin 文件是存储数据由二进制数 0 和 1 组成的文本文件。

//Copyright (C)2014-2024 Gowin Semiconductor Corporation.

//All rights reserved.

//File Title: User Flash Initialization File

//Tool Version: V1.9.10(64-bit)

//Part Number: GW1N-LV4PG256C6/I5

//Device-package: GW1N-4-PBGA256

//Device Version: D

//Flash Type: FLASH256K

//File Format: Bin

//Created Time: 2024-06-28 14:31:12

[0:0] 00000000010000001000100010001

[1:1] 00000000001000100010000000000000

# 5.7.2 十六进制格式(Hex File)

Hex 文件与 Bin 文件格式类似,存储数据由十六进制数 0~F 组成。

//Copyright (C)2014-2024 Gowin Semiconductor Corporation.

//All rights reserved.

//File Title: User Flash Initialization File

//Tool Version: V1.9.10 (64-bit)

//Part Number: GW1N-LV4PG256C6/I5

//Device-package: GW1N-4-PBGA256

//Device Version: D

//Flash Type: FLASH256K

//File Format: Hex

//Created Time: 2024-06-28 14:41:24

[0:0] 00101110

[1:1] 00111001

高云 User Flash 初始化文件的编辑是以新建配置文件(.fi)为基础, 初始化文件编辑器具体使用步骤如下:

- 在软件工程管理区 (Design), 单击 "File > New...", 打开 "New" 对话框;
- 2. 选择 "User Flash Initialization File",如图 5-13 所示单击 "OK",在弹出的 New File 对话框中填写初始化文件名字,默认.fi 文件生成的路径是当前工程下的 src 文件夹,选择所需器件后单击 "OK",如图 5-14 所示。目前 User Flash 初始化文件编辑器所支持的器件与 User Flash 原语所支持的器件信息一致,如果选择的器件不支持 User Flash,则单击 "OK"后会在 New File 对话框的底部打印提示信息 "Current device do not support flash";

| 🐳 New                                                                                                                                                                                                               | ?   | ×   |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----|-----|
| <ul> <li>Timing Constraints File</li> <li>GowinSynthesis Constraints File</li> <li>User Flash Initialization File</li> <li>GAO Config File</li> <li>GVIO Config File</li> <li>Memory Initialization File</li> </ul> |     | ^   |
| Create a User Flash Initialization File *.fi.                                                                                                                                                                       | Can | cel |

图 5-13 初始化文件新建 New 对话框

#### 图 5-14 初始化文件新建 New File 对话框

| 关 New File | 3                          | ? ×           |
|------------|----------------------------|---------------|
| Name:      | test                       | . fi 🔻        |
| Create in: | D:\idePrj\8bit_counter\src | Browse        |
| Device:    | Select a device            | Select Device |
|            | ОК                         | Cancel        |

3. 启动如图 5-15 所示的初始化文件配置窗口,窗口左侧部分表格填写初始值,右侧部分配置初始化文件格式和视图格式,并且会显示芯片型号以及 User Flash 类型;

图 5-15 初始化文件配置窗口

|      | +0       | +1      | +2       | +3       | +4       | +5       | +6      | +7       | +8       | +9       | +10      | +11 ^    | PartHunber                              |
|------|----------|---------|----------|----------|----------|----------|---------|----------|----------|----------|----------|----------|-----------------------------------------|
| 0000 | 0000000  | 0000000 | 00000000 | 00000000 | 00000000 | 00000000 | 0000000 | 00000000 | 00000000 | 0000000  | 00000000 | 0000000  | GW1N-LV4QN32C6/I5                       |
| 0040 | 0000000  | 0000000 | 0000000  | 00000000 | 0000000  | 00000000 | 0000000 | 0000000  | 00000000 | 0000000  | 00000000 | 00000000 | User Flash                              |
| 0080 | 0000000  | 0000000 | 00000000 | 00000000 | 0000000  | 00000000 | 0000000 | 0000000  | 00000000 | 0000000  | 0000000  | 00000000 | FLASH256K                               |
| 00c0 | 00000000 | 0000000 | 00000000 | 0000000  | 0000000  | 00000000 | 0000000 | 0000000  | 00000000 | 0000000  | 0000000  | 0000000  | File                                    |
| 0100 | 0000000  | 0000000 | 0000000  | 0000000  | 0000000  | 0000000  | 0000000 | 0000000  | 0000000  | 0000000  | 0000000  | 0000000  | File Format: Hex V<br>Address: 128 * 64 |
| 0140 | 00000000 | 0000000 | 00000000 | 00000000 | 0000000  | 00000000 | 0000000 | 0000000  | 00000000 | 00000000 | 0000000  | 0000000  | View                                    |
| 0180 | 0000000  | 0000000 | 0000000  | 0000000  | 0000000  | 0000000  | 0000000 | 0000000  | 00000000 | 0000000  | 0000000  | 0000000  | Value Baze: Hex 🔻                       |
| 01c0 | 0000000  | 0000000 | 0000000  | 0000000  | 0000000  | 00000000 | 0000000 | 0000000  | 0000000  | 0000000  | 0000000  | 0000000  | Address Base: Hex 💌                     |
| 0200 | 0000000  | 0000000 | 00000000 | 00000000 | 0000000  | 00000000 | 0000000 | 0000000  | 00000000 | 0000000  | 0000000  | 0000000  |                                         |
| 0240 | 0000000  | 0000000 | 0000000  | 0000000  | 0000000  | 0000000  | 0000000 | 0000000  | 0000000  | 0000000  | 0000000  | 0000000  |                                         |
| 0280 | 0000000  | 0000000 | 0000000  | 0000000  | 0000000  | 0000000  | 0000000 | 0000000  | 0000000  | 0000000  | 0000000  | 0000000  |                                         |
| 02c0 | 0000000  | 0000000 | 0000000  | 00000000 | 0000000  | 00000000 | 0000000 | 00000000 | 0000000  | 00000000 | 0000000  | 00000000 |                                         |
| 0300 | 0000000  | 0000000 | 0000000  | 0000000  | 0000000  | 00000000 | 0000000 | 0000000  | 00000000 | 0000000  | 0000000  | 0000000  |                                         |
| 0340 | 0000000  | 0000000 | 0000000  | 0000000  | 0000000  | 0000000  | 0000000 | 0000000  | 0000000  | 0000000  | 0000000  | 0000000  |                                         |
| 0380 | 0000000  | 0000000 | 0000000  | 00000000 | 00000000 | 00000000 | 0000000 | 00000000 | 0000000  | 00000000 | 0000000  | 00000000 |                                         |
| 03c0 | 0000000  | 0000000 | 0000000  | 0000000  | 0000000  | 00000000 | 0000000 | 0000000  | 0000000  | 0000000  | 0000000  | 0000000  |                                         |
| 0400 | 0000000  | 0000000 | 0000000  | 0000000  | 0000000  | 0000000  | 0000000 | 0000000  | 0000000  | 0000000  | 0000000  | 0000000  |                                         |
| 0440 | 0000000  | 0000000 | 0000000  | 00000000 | 00000000 | 00000000 | 0000000 | 0000000  | 0000000  | 0000000  | 0000000  | 0000000  |                                         |
| 0480 | 0000000  | 0000000 | 0000000  | 00000000 | 00000000 | 00000000 | 0000000 | 0000000  | 0000000  | 0000000  | 0000000  | 0000000  |                                         |
| 04c0 | 0000000  | 0000000 | 0000000  | 0000000  | 0000000  | 00000000 | 0000000 | 0000000  | 0000000  | 0000000  | 0000000  | 0000000  |                                         |
| •    |          |         |          |          |          |          |         |          |          |          |          | T F      |                                         |
|      |          |         | 6        | est. fi  |          |          | ×       |          |          |          |          |          |                                         |

- 在配置窗口的右侧配置芯片型号、初始化文件的显示格式以及左侧表格 中地址和初始值的数值显示格式;
  - 单击 Part Number 信息后会弹出 "Select Device"对话框,可以重 新选择其他芯片型号;
  - 左侧表格中地址和数值的显示格式可以选择二进制、八进制、十进制、十六进制等格式。
- 在配置窗口的左侧表格中进行初始值的写入,此外在左侧表格中可以对 表格的视图格式进行设置。表格中的初始值既可以通过双击后手动写 入,也可以通过右击进行设置,在要输入数值处右击,选择 "Fill with 0"是指初始值每位都为0, "Fill with 1"是指初始值每位都为1, "Fill Custom"使用户可以根据需要进行数值写入,同样也可批量设置初始 值如图 5-16 所示;

#### 图 5-16 批量设置

|      | +0      | +1      | +2      | +3      | +4      | +5      | +6      | +7       | +8          | +9      | +10     | +11      | - |
|------|---------|---------|---------|---------|---------|---------|---------|----------|-------------|---------|---------|----------|---|
| 0000 | 0000000 |         |         |         |         |         |         |          | 00000000    | 0000000 | 0000000 | 00000000 |   |
| 0040 | 0000000 |         |         |         |         |         |         |          | 00000000    | 0000000 | 0000000 | 00000000 | Ξ |
| 0080 | 0000000 |         |         |         |         |         |         |          | 0000000     | 0000000 | 0000000 | 00000000 |   |
| 00c0 | 0000000 |         |         |         |         |         |         |          | 0000000     | 0000000 | 0000000 | 00000000 |   |
| 0100 | 0000000 |         |         |         |         |         |         | 0000000  | connonn     | 0000000 | 0000000 | 00000000 |   |
| 0140 | 0000000 | 0000000 | 0000000 | 0000000 | 0000000 | 0000000 | 0000000 | 00000000 | Fill With 1 | 0000000 | 0000000 | 00000000 |   |
| 0180 | 0000000 | 0000000 | 0000000 | 0000000 | 0000000 | 0000000 | 0000000 | 00000000 | Fill Custom | 0000000 | 0000000 | 00000000 |   |
| 01c0 | 0000000 | 0000000 | 0000000 | 0000000 | 0000000 | 0000000 | 0000000 | 00000000 | 00000000    | 0000000 | 0000000 | 00000000 |   |

#### 6. 保存文件。

# 5.8 原理图查看器

通过 HDL 原理图查看器(Schematic Viewer)可以直观的了解设计的 逻辑构成,对后期修改设计有很好的帮助作用。Schematic Viewer 包括 RTL Design Viewer 和 Post-Synthesis Netlist Viewer,使用通用的元件符号 构建电路,包括加法器、乘法器、寄存器、与门、非门和反向器等。

单击菜单栏中 "Tools" 下拉列表中 "Schematic Viewer-RTL Design Viewer"或 "Schematic Viewer-Post-Synthesis Netlist Viewer" 会分别打 开 RTL 设计的原理图或综合后网表的原理图。 "RTL Design Viewer" 窗 口如图 5-17 所示, "Post-Synthesis Netlist Viewer" 窗口图 5-18 所示。

图 5-17 RTL Design Viewer 窗口





图 5-18 Post-Synthesis Netlist Viewer 窗口

在 Schematic Viewer 窗口的工具栏中,含有后退"—"、前进"—"、放大" ◀"、缩小 " ◀"、缩放 " ◀"、顶层视图 " ◄"、上一层级视图 " ▲"、重新加载 " ☑" 和查找 " ◀"。在窗口的左侧会显示设计的层级结构,包括构成设计的各逻辑元件,如 Modules、Ports、Nets、Primitives、Black Boxes。

#### 注!

Schemetic Viewer 的详细使用方法请参考 <u>SUG755, Gowin HDL 设计原理图查看器用</u> <u>户指南</u>。

# 5.9 虚拟输入输出调试工具

高云虚拟输入输出核(GVIO)是一款可定制内核,能够实时监控并驱动内部 FPGA 信号。其输入端口用于监控 FPGA 信号,相当于虚拟 LED,输出端口用于驱动 FPGA 信号,相当于虚拟开关。

启动 GVIO 配置文件窗口之前,需在工程管理区新建 GVIO 配置文件, 打开配置文件窗口,如图 5-19 所示。

| GVIO Core | gvio_0      |                      |                        |  |  |  |  |
|-----------|-------------|----------------------|------------------------|--|--|--|--|
| gvio_0    | Probe Ports |                      |                        |  |  |  |  |
|           | Probe In    | Probe Out            |                        |  |  |  |  |
|           | Probe Inu   | Ports                | Initial Value          |  |  |  |  |
|           |             | Probe Out0           | 0x0                    |  |  |  |  |
|           |             |                      |                        |  |  |  |  |
|           |             |                      |                        |  |  |  |  |
|           |             |                      |                        |  |  |  |  |
|           |             |                      |                        |  |  |  |  |
|           |             | Add Remove           |                        |  |  |  |  |
|           |             | Output Probe Synchro | onizes with User Clock |  |  |  |  |
|           | Add Remove  | Clock:               |                        |  |  |  |  |
| < 3       | >           |                      |                        |  |  |  |  |

#### 图 5-19 GVIO 配置文件窗口

#### 注!

虚拟输入输出核的配置和使用方法请参考 <u>SUG1189, Gowin 虚拟输入输出调试工具用</u> <u>户指南</u>。

# 5.10 眼图分析工具 GoBert

高云眼图分析工具 GoBert 是高云半导体自主研发的一款用于分析 SerDes 接收信号眼图的工具,旨在帮助用户分析 SerDes 接收质量,提高 用户设计的性能和可靠性。用户在使用 GoBert 测试接收信号质量时,需要 在开发板上加载客户功能。在客户功能运行正常情况下,开启眼图测试。

点击云源中菜单栏"Tools"或工具栏中的"●"按钮,启动 GoBert 窗口,如图 5-20 所示。



#### 图 5-20 GoBert 窗口

#### 注!

眼图分析工具 GoBert 的配置和使用方法请参考 <u>SUG1198, Gowin GoBert 工具用户指</u> <u>商</u>。

# 6云源输出文件

高云云源在 FPGA 设计过程中,除生成码流文件以外,亦可通过使用 不同的运行参数,生成多个云源报告供用户参考。默认生成的报告包括综合 报告、布局布线报告、端口属性报告、时序报告和功耗分析报告等。此外, 用户可通过右击 Place & Route,修改配置选项生成管脚约束文件、时序仿 真模型文件等。

# 6.1 综合报告

GowinSynthesis 综合完成后会生成相应的综合报告及 Netlist 文件。

报告名为 \*\_syn.rpt.html, 包含 Synthesis Message、Synthesis Details、 Resource、Timing, 如图 6-1 所示。

| 图 6-1 GowinSynthesis | \$ 综合报告 |
|----------------------|---------|
|----------------------|---------|

| Synthesis Messages                                                                                                                                                                                                             |                   | Synthesis Details                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Synthesis Details                                                                                                                                                                                                              | Top Level Module  | counter1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |
| <ul> <li>Resource</li> <li>Resource Usage Summary</li> <li>Resource Utilization Summary</li> <li>Timing <ul> <li>Clock Summary</li> <li>Max Frequency Summary</li> <li>Detail Timing Paths Informations</li> </ul> </li> </ul> | Synthesis Process | Running parser:<br>CPU time = 0h 0m 0.109s, Elapsed time = 0h 0m<br>0.121s, Peak memory usage = 74.734MB<br>Running netlist conversion:<br>CPU time = 0h 0m 0s, Elapsed time = 0h 0m 0s, Peak<br>memory usage = 0MB<br>Running device independent optimization:<br>Optimizing Phase 0: CPU time = 0h 0m 0s, Elapsed<br>time = 0h 0m 0s, Peak memory usage = 74.734MB<br>Optimizing Phase 1: CPU time = 0h 0m 0s, Elapsed<br>time = 0h 0m 0s, Peak memory usage = 74.734MB<br>Running inference:<br>Inferring Phase 0: CPU time = 0h 0m 0s, Elapsed<br>time = 0h 0m 0s, Peak memory usage = 74.734MB<br>Running inference:<br>Inferring Phase 0: CPU time = 0h 0m 0s, Elapsed time<br>= 0h 0m 0s, Peak memory usage = 74.734MB<br>Inferring Phase 1: CPU time = 0h 0m 0s, Elapsed time<br>= 0h 0m 0s, Peak memory usage = 74.734MB<br>Inferring Phase 2: CPU time = 0h 0m 0s, Elapsed time<br>= 0h 0m 0s, Peak memory usage = 74.734MB<br>Inferring Phase 3: CPU time = 0h 0m 0s, Elapsed time<br>= 0h 0m 0s, Peak memory usage = 74.734MB<br>Running technical mapping:<br>Tech-Mapping Phase 0: CPU time = 0h 0m 0s, Elapsed<br>time = 0h 0m 0s, Peak memory usage = 74.734MB<br>Tech-Mapping Phase 1: CPU time = 0h 0m 0s, Elapsed<br>time = 0h 0m 0s, Peak memory usage = 74.734MB<br>Tech-Mapping Phase 2: CPU time = 0h 0m 0s, Elapsed<br>time = 0h 0m 0s, Peak memory usage = 74.734MB<br>Tech-Mapping Phase 2: CPU time = 0h 0m 0s, Elapsed<br>time = 0h 0m 0s, Peak memory usage = 74.734MB<br>Tech-Mapping Phase 2: CPU time = 0h 0m 0s, Elapsed<br>time = 0h 0m 0s, Peak memory usage = 74.734MB<br>Tech-Mapping Phase 2: CPU time = 0h 0m 0s, Elapsed<br>time = 0h 0m 0s, Peak memory usage = 74.734MB<br>Tech-Mapping Phase 2: CPU time = 0h 0m 0s, Elapsed<br>time = 0h 0m 0s, Peak memory usage = 74.734MB<br>Tech-Mapping Phase 2: CPU time = 0h 0m 0s, Elapsed<br>time = 0h 0m 0s, Peak memory usage = 74.734MB<br>Tech-Mapping Phase 2: CPU time = 0h 0m 0s, Elapsed<br>time = 0h 0m 0s, Peak memory usage = 73.98MB |

报告的左侧会显示具体的索引信息,详细介绍如下:

 Synthesis Message:综合报告基本信息,主要包括综合的设计文件、 约束文件、软件版本号、器件信息、报告创建时间及法律声明等信息;

- Synthesis Details:设计文件的顶层模块、综合各子阶段的实际运行时间和 CPU 运行时间以及内存占用峰值情况、综合过程总的 CPU 运行时间和内存占用峰值情况;
- Resource: 资源信息,主要包括资源使用统计和器件占用统计;
- Timing: 时序分析报告,主要包括 Clock Summary、Max Frequency Summary、Detail Timing Paths Informations 等信息。

# 6.2 布局布线报告

布局布线报告,列出了用户设计占用的芯片资源信息、内存消耗信息、时间消耗信息等,方便用户了解设计的大小及与目标芯片是否匹配等内容。 文件扩展名名为.rpt.html,具体信息可查看\*.rpt.html 文件。

用户可在过程管理区的 Place & Route 区,双击"Place & Route Report",打开 FPGA 工程对应的布局布线报告,如图 6-2 所示。

图 6-2 Place & Route Report

|                                                                                                                                                                                    |                                                                                      | PnR Details                                                                                                                                                                                                                                                                                                                                                                     |                                                                                                                                                                                                                                  |                                                                                         |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------|
| PnR Messages<br>PnR Details<br>Resource<br>• Resource Usage Summary<br>• I/O Bank Usage Summary<br>• Global Clock Usage Summary<br>• Global Clock Signals<br>• Pinout by Port Name | Place & Route Process                                                                | Running placement:<br>Placement Phase 0: CPU time =<br>Placement Phase 1: CPU time =<br>Placement Phase 3: CPU time =<br>Total Placement: CPU time = 0h<br>Running routing:<br>Routing Phase 0: CPU time = 0h<br>Routing Phase 1: CPU time = 0h<br>Routing Phase 2: CPU time = 0f<br>Routing Phase 2: CPU time = 0f<br>Generate output files:<br>CPU time = 0h 0m 2s, Elapsed t | 0h 0m 0.004s, Elapsed<br>0h 0m 0.263s, Elapsed<br>0h 0m 0.020s, Elapsed<br>0h 0m 0.8s, Elapsed ti<br>0m 1s, Elapsed time =<br>0 0m 0.189s, Elapsed time<br>1 0m 0.082s, Elapsed time<br>1 0.271s, Elapsed time<br>ime = 0h 0m 2s | time = (<br>time = (<br>time = 0<br>0h 0m 1<br>0h 0m 0<br>ne = 0h<br>ne = 0h<br>= 0h 0m |
|                                                                                                                                                                                    |                                                                                      | CDU time - Oh Om 2a. Elanged tim                                                                                                                                                                                                                                                                                                                                                |                                                                                                                                                                                                                                  | morv us                                                                                 |
| • All Package Pins                                                                                                                                                                 | Total Time and Memory Usage                                                          | CPO ume = on om 3s, elapsed un                                                                                                                                                                                                                                                                                                                                                  | e – on on 35, reak ne                                                                                                                                                                                                            |                                                                                         |
| • All Package Pins                                                                                                                                                                 | Total Time and Memory Usage Resource Usage Sur                                       | Resource                                                                                                                                                                                                                                                                                                                                                                        | ie – Un un 35, Peak ine                                                                                                                                                                                                          |                                                                                         |
| • All Package Pins                                                                                                                                                                 | Total Time and Memory Usage Resource Usage Sur Resource                              | Resource<br>nmary:                                                                                                                                                                                                                                                                                                                                                              | Utilization                                                                                                                                                                                                                      | ]                                                                                       |
| • All Package Pins                                                                                                                                                                 | Total Time and Memory Usage Resource Usage Sur Resource Logic                        | Resource<br>mary:<br>Usage<br>10/20736                                                                                                                                                                                                                                                                                                                                          | Utilization<br>1%                                                                                                                                                                                                                | ]                                                                                       |
| • All Package Pins                                                                                                                                                                 | Resource Usage Sur<br>Resource Logic<br>LUT,ALU,ROM16                                | Usage         10/20736           10(3 LUT, 7 ALU, 0 ROM16)                                                                                                                                                                                                                                                                                                                      | Utilization<br>1%<br>-                                                                                                                                                                                                           | ]                                                                                       |
| • All Package Pins                                                                                                                                                                 | Resource Usage Sur<br>Resource Logic<br>LUT,ALU,ROM16<br>SSRAM(RAM16)                | Usage         10/20736           10(3 LUT, 7 ALU, 0 ROM16)         0                                                                                                                                                                                                                                                                                                            | Utilization<br>1%<br>-<br>-                                                                                                                                                                                                      | ]                                                                                       |
| • All Package Pins                                                                                                                                                                 | Resource Usage Sur<br>Resource<br>Logic<br>LUT,ALU,ROM16<br>SSRAM(RAM16)<br>Register | Usage         10/20736           10(3 LUT, 7 ALU, 0 ROM16)         0           8/16683                                                                                                                                                                                                                                                                                          | Utilization<br>1%<br>-<br>1%                                                                                                                                                                                                     | ]                                                                                       |

布局布线报告的左侧会显示具体的索引信息,详细介绍如下:

- PnR Messages: 布局布线报告基本信息,包括报告名称、设计案例的 路径及名称、物理约束文件、时序约束文件、软件版本号、器件信息、 报告创建时间及法律声明;
- PnR Details:
  - place 各阶段所用时间及 place 总时间,如果工程中有 GAO,则包
     含 GAO place 的时间;
  - route 各阶段所用时间及 route 总时间,如果工程中有 GAO,则包
     含 GAO route 的时间;
  - 产生输出文件所用时间。

- Resource: 包括如下几项:
  - Resource Usage Summary: 用户设计所占用的器件资源信息;
  - I/O Bank Usage Summary: 用户设计所占用的 I/O bank 信息;
  - Global Clock Usage Summary: 所用全局时钟信息;
  - Global Clock Signals: 用户设计中所用的时钟信号;
  - Pinout by Port Name: 用户设计中的 port 所占用的引脚信息;
  - All Package Pins: 当前器件封装下所有引脚的详细信息。

如果工程中有 GAO,则还包括 GAO Resource Usage Summary: 用户设计中 GAO 所占用的器件资源信息。

# 6.3 端口属性报告

端口属性报告,是在布局之后输出的端口属性文件,包括端口的类型、 属性及端口位置信息等,生成的文件扩展名名为.pin.html,具体信息可查看 \*.pin.html 文件。

用户可在过程管理区的 Place & Route 区,双击"Ports & Pins Report",打开 FPGA 工程对应的端口属性报告,如图 6-3 所示。

#### 街 6-3 Ports & Pins Report

|                           |                     | Pi        | n Deta     | ails       |        |          |          |       |             |    |
|---------------------------|---------------------|-----------|------------|------------|--------|----------|----------|-------|-------------|----|
| in Messages<br>in Details | Pinout by Port Name | :         |            |            |        |          |          |       |             |    |
| • Pinout by Port Name     | Port Name           | Diff Pair | Loc./Bank  | Constraint | Dir. S | ite      | ІО Туре  | Drive | e Pull Mode | P  |
| All Package Pins          | clk                 |           | L1/7       | N          | in I   | OL25[A]  | LVCMOS1  | B OFF | DOWN        | 0  |
|                           | cout[0]             |           | M2/7       | N          | out I  | OL25[B]  | LVCMOS1  | 8 8   | NONE        | C  |
|                           | cout[1]             |           | F6/8       | N          | out I  | OL3[A]   | LVCMOS1  | 8 8   | NONE        | C  |
|                           | cout[2]             |           | G7/8       | Ν          | out I  | OL3[B]   | LVCMOS1  | 8 8   | NONE        | C  |
|                           | cout[3]             |           | D3/8       | Ν          | out I  | OL2[A]   | LVCMOS1  | 8 8   | NONE        | C  |
|                           | cout[4]             |           | D4/8       | Ν          | out I  | OL2[B]   | LVCMOS1  | 8 8   | NONE        | C  |
|                           | cout[5]             |           | A2/0       | Ν          | out I  | OT2[B]   | LVCMOS1  | 8 8   | NONE        | C  |
|                           | cout[6]             |           | E6/0       | Ν          | out I  | OT3[A]   | LVCMOS1  | 8 8   | NONE        | 0  |
|                           | cout[7]             |           | F5/8       | N          | out I  | OL4[B]   | LVCMOS1  | 8 8   | NONE        | C  |
|                           | All Package Pins:   | Signal    | Dir. Site  | ІО Туре    | Driv   | e Pull M | lode PCI | Clamp | Hysteresis  | Ор |
|                           | B1/0                |           | out IOT2[A | LVCMOS1    | 8      | NONE     | OFF      |       | OFF         | ON |
|                           | A2/0                | cout[5]   | out IOT2[B | LVCMOS1    | 8      | NONE     | OFF      |       | OFF         | OF |
|                           | E6/0                | cout[6]   | out IOT3[A | LVCMOS1    | 8      | NONE     | OFF      |       | OFF         | OF |
|                           | F7/0                |           | out IOT3[B | LVCMOS1    | 8      | NONE     | OFF      |       | OFF         | 10 |
|                           |                     |           |            |            |        |          |          |       |             |    |
|                           | B2/0                | -         | out IOT4[A | LVCMOS1    | 8      | NONE     | OFF      |       | OFF         | ON |

端口属性报告的左侧会显示具体的索引信息,详细介绍如下:

- Pin Messages:端口属性报告基本信息,包括报告名称、设计案例的路径及名称、物理约束文件、时序约束文件、软件版本号、器件信息、报告创建时间及法律声明;
- Pin Details: 包括如下几项:
  - Pinout by Port Name: 用户设计中的 port 所占用的引脚信息;
  - All Package Pins: 当前器件封装下所有引脚的详细信息。

#### 注!

对于 GW1N-1P5/GW1N-2/GW1NR-2 和 GW2AN-18X/GW2AN-9X 外的其他器件,在不添加 Bank V<sub>CCIO</sub> 约束的情况下,端口属性报告中可能会出现某些单端输入端口 IO Type 对应的电压值与 Bank V<sub>CCIO</sub> 的值不一致的情况,这是正常的。例如报告中 IO Type 为 LVCMOS18,对应的电压值为 1.8,但 Bank V<sub>CCIO</sub> 为 1.2。

# 6.4 时序报告

时序报告会对电路网表中的时序模型进行全面的分析,计算电路中时序 路径延迟,并判断其是否满足要求。时序报告包括建立时间检查、保持时间 检查、恢复时间检查、移除时间检查、最小时钟脉冲检查、最大扇出路径、 布线拥塞度报告等部分,默认情况下对上述所有检查进行报告,并提供最大 频率的报告。

用户可在过程管理区的 Place & Route 区,双击"Timing Analysis Report",打开 FPGA 工程对应的时序报告,如图 6-4 所示。

#### 注!

时序报告的详细信息请参考 <u>SUG940, Gowin 设计时序约束指南</u>中的时序报告部分。 图 6-4 时序报告内容

| Timing Messages<br>Timing Summaries<br>STA Tool Run Summary<br>Clock Summary | Timing Summaries<br>STA Tool Run Summary: |                    |         |          |               |         |         |       |          |        |        |
|------------------------------------------------------------------------------|-------------------------------------------|--------------------|---------|----------|---------------|---------|---------|-------|----------|--------|--------|
| Max Frequency Summary                                                        | Setup                                     | Delay Model        |         |          | Slow 1.14V 0  | C C2/I1 |         |       |          |        |        |
| Total Negative Slack Summary                                                 | Hold D                                    | elay Model         |         |          | Fast 1.26V 85 | C C2/I1 |         |       |          |        |        |
| Timing Details                                                               | Numbe                                     | ers of Paths Anal  | yzed    |          | 34            |         |         |       |          |        |        |
| Dath Slacks Table                                                            | Numbe                                     | ers of Endpoints   | Analyze | ed       | 34            |         |         |       |          |        |        |
| F Path Slacks Table                                                          | Numbe                                     | ers of Falling End | lpoints |          | 0             |         |         |       |          |        |        |
| Hold Baths Table                                                             | Numbe                                     | ers of Setup Viol  | ated En | dpoints  | : 0           |         |         |       |          |        |        |
| Recovery Paths Table                                                         | Numbe                                     | ers of Hold Violat | ted End | points   | 0             |         |         |       |          |        |        |
| Removal Paths Table                                                          | Cloc                                      | k Summar           | y:      |          |               |         |         |       |          |        |        |
| Minimum Pulse Width Table                                                    | NO.                                       | Clock Name         | Туре    | Period   | l Frequenc    | y(MHz)  | Rise    | Fall  | Source   | Master | Object |
| Timing Report By Analysis Type                                               | 1                                         | clk0               | Base    | 5.000    | 200.000       |         | 0.000   | 2.500 |          |        | clk    |
| Setup Analysis Report<br>Hold Analysis Report<br>Because Analysis Report     |                                           |                    |         |          |               |         |         |       |          |        |        |
| Recovery Analysis Report                                                     | NO.                                       | Clock Nar          | ne      | Con      | straint       | Act     | ual Fma | x     | Logic Lo | evel   | Entity |
| Keniovai Anarysis Report                                                     |                                           | alleo              |         | 200.000/ | MILEN         | 502 512 | (MU-)   | 4     |          |        | TOD    |

# 6.5 功耗分析报告

功耗分析报告主要是针对用户设计,根据器件的特性做一个预估的功耗 计算,帮助用户评估设计的基本功耗值。

用户可在过程管理区的 Place & Route 区,双击"Power Analysis Report",打开 FPGA 工程对应的功耗分析报告,如图 6-5 所示。 注!

有关功耗分析的影响因素及功耗分析报告的详细内容,请参考 <u>SUG282, Gowin 功耗</u> <u>分析工具用户指南</u>。

#### 图 6-5 功耗分析报告

Power Messages

#### • Configure Information

- Power Summary
  - Power Information
  - Thermal Information
  - Supply Information
- Power Details
  - Power By Block Type • Power By Hierarchy
  - Power By Clock Domain

#### **Power Summary**

#### **Power Information:**

| Total Power (mW)     | 114.700 |
|----------------------|---------|
| Quiescent Power (mW) | 107.176 |
| Dynamic Power (mW)   | 7.524   |

#### **Thermal Information:**

| Junction Temperature            | 28.570 |
|---------------------------------|--------|
| Theta JA                        | 31.122 |
| Max Allowed Ambient Temperature | 81.430 |

#### Supply Information:

| Voltage Source | Voltage | Dynamic Current(mA) | Quiescent Current(mA) | Power(mW) |
|----------------|---------|---------------------|-----------------------|-----------|
| VCC            | 1.000   | 1.258               | 55.989                | 57.247    |
| VCCX           | 3.300   | 1.232               | 15.000                | 53.566    |
| VCCIO18        | 1.800   | 1.222               | 0.937                 | 3.887     |

# **7** <sub>仿真文件</sub>

云源提供用于仿真的输入文件,仿真分为功能仿真和时序仿真,功能仿 真也称为前仿真,主旨在于验证电路的功能是否符合设计要求,其特点是不 考虑电路门延迟与线延迟,主要是验证电路与理想情况是否一致。

时序仿真也称为后仿真或者布局布线后仿真,是指电路已经映射到特定 的工艺环境以后,综合考虑电路的路径延迟与门延迟的影响,验证电路能否 在一定时序条件下满足设计构想的过程,是否存在时序违规。

# 7.1 功能仿真文件

功能仿真包括综合前的用户 RTL 设计功能仿真和综合后逻辑网表功能 仿真。以 Verilog 语言描述的设计功能仿真为例,所需要的文件有:综合前 用户设计 RTL 文件、综合后网表文件(\*.vg)、激励文件(testbench)\*tb.v 以及功能仿真库文件 prim\_sim.v。

注!

- 仿真库文件所在目录: installPath\IDE\simlib;
- Vhdl 格式的仿真库文件名为 prim\_sim.vhd;
- 由于产生的软核 IP 为密文,因此,设计中含有软核 IP 时,需要将软核 IP 产生后的.vo/.vho 文件作为功能仿真文件,.vo/.vho 文件在当前工程目录 src 下产生的软核 IP 目录 src\ipName 下。

# 7.2 时序仿真文件

以 Verilog 语言描述的设计时序仿真为例,时序仿真所需要的文件有: 软件产生的 Verilog 语言的时序仿真逻辑网表文件\*.vo、对应的延时文件 \*.sdf、对应的激励文件\*tb.v 以及时序仿真库 prim tsim.v。

时序仿真逻辑网表文件\*.vo 和延时文件\*.sdf 可以通过云源界面运行工程 生成。具体步骤如下:

 建立/打开工程后, Configuration 进行设置,在 Place & Route 选项中把 "Generate SDF File"和 "Generate Post-PNR Verilog Simulation Model File"的 Value 设置成 True,单击 "OK",如图 7-1 所示。

| Configuration                               |                                                        |                     |
|---------------------------------------------|--------------------------------------------------------|---------------------|
|                                             | Place & Route                                          |                     |
| ✓ Global<br>Voltage                         | Category: All                                          | Reset all to defaul |
| General                                     | Label                                                  | Value               |
| ✓ Synthesize                                | Generate SDF File                                      | True                |
| General                                     | Generate Post-Place File                               | False               |
| ✓ Place & Route                             | Generate Post-PnR Verilog Simulation Model File        | True                |
| General                                     | Generate Post-PnR VHDL Simulation Model File           | False               |
| Place                                       | Generate Plain Text Timing Report                      | Falce               |
| Route                                       | Description Description of Constraint Westing to Force | Taus                |
| Dual-Purpose Pin                            | Promote Physical Constraint Warning to Error           | True                |
| Unused Pin                                  | Show All Warnings                                      | False               |
| <ul> <li>BitStream</li> </ul>               | Report Auto-Placed IO Information                      | False               |
| General<br>sysControl<br>Feature sysControl | Generate post-PnR Verilog simulation model file.       | Default: *.vo.      |
|                                             |                                                        |                     |

2. 运行 Place & Route,运行成功后在工程所在路径下的 impl/pnr/下可以 找到所需要的 vo 和 sdf 文件。

# 8 Tcl 命令说明

云源支持命令行模式运行。在以下说明中,尖括号<>包含的内容为必须 指定的内容,方括号[]包含的内容为可选的内容。创建文件名称时不支持 ""、"/"、"\*"、"-"等特殊字符,同时指定 IP module\_name 时也不支持数 字开头。

# 8.1 启动命令行模式

# 8.1.1 gw\_sh.exe

语法

命令:以Windows系统为例,启动安装目录下\x.x\IDE\bin\gw\_sh.exe 参数:

[script file]

参数为空: 直接进入命令行控制台模式;

script file: 可选项,执行一个指定的脚本文件。

应用示例:

#启动命令行模式

gw\_sh.exe

#执行脚本文件,具体示例请参考 <u>SUG918, Gowin 云源软件快速入门</u> <u>指南</u>的 Tcl 命令快速入门指南章节。

gw\_sh.exe script\_file

# 8.2 命令

# 8.2.1 命令分类

<u>IPFlow</u>

Project

# 8.2.2 命令列表

#### **IPFlow:**

create\_ipc generate\_target get\_ips list\_property read\_ipc report\_property set\_property source write\_ip\_tcl Project: add\_file create\_project import\_files

open\_project

<u>rm file</u>

<u>run</u>

run close

<u>saveto</u>

set\_device

set file enable

set file prop

set\_option

source

# 8.3 命令介绍

# 8.3.1 add\_file

指定要添加到工程的设计文件。

#### 语法

add\_file [-type] [-disable] [-h/--help] <file>

#### 使用

| 名称            | 描述        |
|---------------|-----------|
| [-type]       | 添加的设计文件类型 |
| [-disable]    | 设置为失效状态   |
| [-h/help]     | 显示帮助信息    |
| <file></file> | 要添加的文件    |

#### 分类

#### Project

#### 描述

添加设计文件,Windows 系统和 Linux 系统下文件路径的分隔符支持两种书写形式:/或\\。支持相对路径和绝对路径,相对路径形式在云源界面下相对的是当前工程的路径,在命令行模式下相对的是启动 gw\_sh 时的路径。

#### 参数

- <file> 要添加的设计文件,可以指定多个,多个文件以空格分隔;
- [-type <type>] add\_file 命令会根据文件扩展名名自动判断文件类型,也可以使用该选项来明确指定文件类型,支持的文件类型有 verilog、vhdl、sv、vg、cst、sdc、gao、gpa、gsc 等;
- [-disable]将添加的文件置为失效状态。处于失效状态的文件仅添加到文件列表中,不参与流程实现。相关命令: set\_file\_enable;
- [-h/--help] 显示帮助信息。

示例:

add\_file abc.v add\_file -type vhdl 1.vhd 2.vhdl 3.vhd add\_file D:/gowin\_project/top.v add file D:\\gowin project\\top.v

## 8.3.2 create\_ipc

生成默认配置的 ipc 文件。

#### 语法

create\_ipc -name <ipName> -module\_name <moduleName> [language <arg>] [-file\_name <fileName>] [-dir <path>] [-force]

#### 使用

| 名称           | 描述                 |
|--------------|--------------------|
| -name        | IP name            |
| -module_name | 将要创建的IP的module名称   |
| [-language]  | IP文件、模板文件以及仿真文件的语言 |
| [-file_name] | IP文件的名称            |
| [-dir]       | IP生成路径             |
| [-force]     | 覆盖已有文件             |

#### 分类

**IPFlow** 

#### 描述

该命令为 IPCoreGenerator 中的 IP 核创建 IPC 文件。

#### 参数

- -name <ipName>指定 IP 的名称,该名称可通过 IP Core Generator 获 取;
- -module\_name <moduleName>指定要创建的 IP 的 module 名称;
- [-language <arg>]指定生成的 IP 文件、模板文件、仿真文件的语言 (Verilog/VHDL),若不指定则默认使用 Verilog;
- [-file\_name <fileName>]指定生成的 IP 文件的名称,若不指定则与 module\_name 指定的名称一致;
- [-dir] <path>指定 IP 生成路径,如果没有指定,生成到当前工程的 src 文件夹下;
- [-force]覆盖已有的文件。

#### 示例

下面的示例在当前工程的 src 文件夹下创建由-name 指定的 IP 核,并 指定模块名称、语言以及文件名称:

create\_ip -name fifo -module\_name FIFO\_Top -language Verilog - file\_name fifo

#### 另请参阅

generate\_target

# 8.3.3 create\_project

创建工程。

#### 语法

create\_project [-name <prjName>] [-dir <path>] [-pn <pnName>] [device\_version <arg>] [-force] [-h/--help]

#### 使用

| 名称                | 描述                   |
|-------------------|----------------------|
| [-name]           | 要创建工程的名称             |
| [-dir]            | 要创建的工程路径             |
| [-pn]             | 要创建工程的Part Number    |
| [-device_version] | 要创建工程的device version |
| [-force]          | 覆盖已有文件               |
| [-h/help]         | 显示帮助信息               |

#### 分类

Project

#### 描述

新建工程,文件路径形式请参考 8.3.1 add\_file。

#### 参数

- [-name <prjName>]指定要创建工程的名称;
- [-dir <path>]指定创建的工程所在的路径,如果指定的路径不存在则创建一个新路径。如果没有指定该选项,则默认使用当前工作路径或tcl 脚本所在的路径;
- [-pn <pnName>]指定创建工程的 Part Number;
- [-device\_version <arg>]指定 Part Number 对应的 device version,对于 只有初始版本的器件, device version 的值为 NA;
- [-force]该选项会覆盖已有的工程;
- [-h/--help]显示帮助信息。

#### 示例

create\_project -name prj0 -dir D:/tclprj -pn GW1N-UV4LQ144C6/15 - device\_version B

create\_project -name prjlest -pn GW1N-UV4LQ144C6/15 -

device\_version B -force

#### 8.3.4 generate\_target

为指定的对象生成目标文件。

#### 语法

generate\_target <objects> [-force]

#### 使用

| 名称                  | 描述           |
|---------------------|--------------|
| <objects></objects> | 指定要产生目标文件的对象 |
| [-force]            | 覆盖已有文件       |

#### 分类

#### **IPFlow**

#### 描述

该命令为指定的 IP 对象(get\_ips)生成目标文件,并将 IP 核设计文件 添加到当前工程中。

#### 参数

- <objects>用于指定生成设计文件的一个或多个 IP 对象,一个对象通过 [get\_ips module\_name]指定,如果是指定多个对象,则使用[get\_ips module\_name0 module\_name1 ...]。
- [-force]覆盖已有文件

#### 示例

下面的示例为指定的 IP 生成设计文件,模板文件并加载到当前工程中:

generate\_target [get\_ips FIFO\_Top]

#### 另请参阅

- generate target
- <u>create\_ipc</u>
- <u>read\_ipc</u>

# 8.3.5 get\_ips

指定 IP 对象。

#### 语法

get\_ips <module\_name>

#### 使用

| 名称                          | 描述                  |
|-----------------------------|---------------------|
| <module_name></module_name> | 指定 IP 的 module_name |

分类

**IPFlow** 

描述:

指定当前工程中的 IP 对象。

#### 参数

<module\_name>指定 IP 对象的 module\_name,可以是一个也可以是 多个。

#### 示例

下面的示例为指定当前工程的一个 IP 对象:

get\_ips FIFO\_Top

下面的示例为指定当前工程的多个 IP 对象:

get\_ips FIFO\_Top FIFO\_Top\_1

#### 另请参阅

- generate\_target
- list\_property
- <u>report\_property</u>
- <u>set property</u>

# 8.3.6 import\_files

拷贝文件或目录到当前工程。

#### 语法

import\_files [-file <file>] [-dir <path>] [-fileList <fileList>] [-force] [-h/-help]

#### 使用

| 名称          | 描述       |
|-------------|----------|
| [-file]     | 指定要拷贝的文件 |
| [-dir]      | 指定要拷贝的路径 |
| [-fileList] | 指定列表文件   |
| [-force]    | 覆盖已有同名文件 |
| [-h/help]   | 显示帮助信息   |

#### 分类

Project

#### 描述

将文件或目录拷贝到当前工程路径/src下。 -file、-dir和-fileList 后面的 value 可以跟绝对路径,也可以是相对路径。如果是通过 gwsh.exe 执行 tcl 脚本,则相对的是 tcl 脚本的路径,如果是通过云源软件中的 console 窗口 执行 import files 命令,则相对的是当前工作目录(pwd)。如果 impot\_files 后面没有跟任何选项,则默认将 add\_file 命令指定的所有文件拷贝到工程路 径/src下。

#### 参数

- [-file <file>]将一个或多个文件添加到工程路径/src下;
- [-dir <path>]将路径下的所有文件及子文件夹添加到工程路径/src下;
- [-fileList <fileList>]指定列表文件,文件中每一行为一个要添加的工程文件,内容示例如下:
  - D:/test1.v
  - D:/test2.v
  - 该选项可将文件中每一行所指定的文件都添加到工程路径/src下;
- [-force]覆盖工程路径/src下的同名文件;
- [-h/--help] 显示帮助信息。

#### 示例

import\_files -file D/test1 .v -force import\_files -file D:/test1 .v D:/test2.v -force import\_files -dir D:/sourceFile import\_files -fileList log, log 文件的内容为: D:/Test1.v D:/Test2.v

### 8.3.7 list\_property

列举对象的属性。

#### 语法

list\_property <object>

#### 使用

| 名称                | 描述      |
|-------------------|---------|
| <object></object> | 查询属性的对象 |

分类

**IPFlow** 

#### 描述

获取指定 IP 对象的所有选项的列表。

#### 参数

<object>指定查询选项的某个 IP,通过[get\_ips module\_name]指定。

#### 示例

下面的示例列出指定 IP 对象的所有属性:

list\_property [get\_ips FIFO\_Top]

#### 另请参阅

- report property
- set\_property

# 8.3.8 open\_project

打开工程。

#### 语法

open\_project <file>] [-pn] [-device\_version] [-h/--help]

#### 使用

| 名称                | 描述                  |
|-------------------|---------------------|
| <file></file>     | 指定工程文件              |
| [-pn]             | 指定Part Number信息     |
| [-device_version] | 指定工程的device version |
| [-h/help]         | 显示帮助信息              |

#### 分类

Project

#### 描述

打开工程,可以对要打开的工程指定一个新的 Part Number。文件路径 形式请参考 8.3.1 add\_file。

#### 参数

- <file>指定要打开的工程文件名称;
- [-pn] 指定工程的 Part Number 信息;
- [-device\_version] 指定工程器件的版本号信息;
- [-h/--help] 显示帮助信息。

#### 示例

open\_project D:\test.gprj

# 8.3.9 read\_ipc

读取 ipc 文件。

#### 语法

read\_ipc <file>

#### 使用

| 名称            | 描述    |
|---------------|-------|
| <file></file> | IPC文件 |

#### 分类

<u>IPFlow</u>

#### 描述

读取指定的 IPC 文件,通过 IPC 文件配置选项,文件路径形式请参考 8.3.1 add file。

#### 参数

<file>指定要打开的 IPC 文件名称。

#### 示例

下面的示例为读取指定路径下的 IPC 文件:

read\_ipc D:/gowin\_project/src/fifo/fifio.ipc

#### 另请参阅

generate\_target

# 8.3.10 report\_property

报告对象的属性。

#### 语法

report\_property <object>

#### 使用

| 名称                | 描述      |
|-------------------|---------|
| <object></object> | 查询属性的对象 |

#### 分类

#### **IPFlow**

#### 描述

获得指定 IP 对象的选项名称,选项类型以及选项值。

#### 参数

<object>指定查询选项的某个 IP,通过[get\_ips module\_name]指定。

#### 示例

下面的示例列出指定 IP 对象的所有属性:

report\_property [get\_ips FIFO\_Top]

#### 另请参阅

- <u>set\_property</u>
- list\_property

# 8.3.11 rm\_file

移除设计文件。

#### 语法

rm\_file [-h/--help ] <files>

#### 使用

| 名称        | 描述       |
|-----------|----------|
| <-files>  | 要移除的设计文件 |
| [-h/help] | 显示帮助信息   |

#### 分类

Project

#### 描述

移除设计文件,文件路径形式请参考 8.3.1 add\_file。

#### 参数

- <-files>指定要移除的设计文件,可以指定多个文件,以空格分隔;
- [-h/--help] 显示帮助信息。

#### 示例

rm\_file a.v
rm\_file a.v b.v c.v
rm\_file D:/gowin\_project/top.v
rm\_file D:\\gowin\_project\\top.v

# 8.3.12 run

运行流程。

#### 语法

run [-h/--help] <syn/pnr/all>

#### 使用

| 名称                        | 描述         |
|---------------------------|------------|
| <syn all="" pnr=""></syn> | 指定要运行的流程名称 |
| [-h/help]                 | 显示帮助信息     |

#### 分类

#### Project

#### 描述

运行全部流程或某个流程。

#### 参数

- <syn/pnr/all> 指定要运行的流程名称,可以被执行的流程名称有 syn 和 pnr,分别表示综合及布局布线。也可以指定 all,表示运行全部的流程;
- [-h/--help] 显示帮助信息。

#### 示例

run pnr run all

## 8.3.13 run close

关闭工程。

#### 语法

run close

#### 分类

#### Project

#### 描述

关闭当前工程。

#### 示例

run close

# 8.3.14 saveto

保存工程数据到 Tcl 脚本。
# 语法

saveto [-all\_options] [-h/--help] <file>

# 使用

| 名称             | 描述        |
|----------------|-----------|
| [-all_options] | 保存所有的选项信息 |
| [-h/help]      | 显示帮助信息    |
| <file></file>  | 保存的文件名    |

# 分类

### <u>Project</u>

# 描述

将当前工程设计数据保存到 Tcl 脚本。文件路径形式请参考 8.3.1 add file。

# 参数

- [-all\_options] saveto 命令默认只保存修改过的选项信息,即与默认值不同的选项。可以通过指定-all\_options 来保存所有的选项信息;
- [-h/--help] 显示帮助信息;
- <file> 保存的文件名。

## 示例

saveto project.tcl saveto -all\_options project.tcl saveto -all\_options D:/gowin\_project/project.tcl saveto -all\_options D:\\gowin\_project\\project.tcl

# 8.3.15 set\_device

设置芯片型号。

## 语法

set\_device [-device\_version <value>] [-h/--help ] <part number>

## 使用

| 名称                                | 描述                 |
|-----------------------------------|--------------------|
| [-device_version <value>]</value> | 要设置的device version |
| [-h/help]                         | 显示帮助信息             |
| <part number=""></part>           | 要设置的Part Number    |

## 分类

Project

### 描述

设置芯片型号。

## 参数

- <part number> 指定目标器件的 Part Number,如 GW1N-UV4LQ144C6/I5;
- [-device\_version<value>] 指定器件版本号信息,支持的版本号取值有 NA|B|C|D;
- [-h/--help] 显示帮助信息。

## 示例

set\_device GW1N-LV1CS30C6/I5

set\_device -device\_version C GW1N-UV4LQ144C6/I5

# 8.3.16 set\_file\_enable

设置文件使能属性。

## 语法

set\_file\_enable <file> <true|false> [-h/--help]

## 使用

| 名称                        | 描述         |
|---------------------------|------------|
| <file></file>             | 指定要设置的设计文件 |
| <true false></true false> | 文件是否被使用    |
| [-h/help]                 | 显示帮助信息     |

#### 分类

Project

## 描述

设置文件是否可以被使用,文件路径形式请参考 8.3.1 add\_file。

# 参数

- <file> 指定要设置的文件;
- <true|false> true 表示文件可以被使用, false 表示不可被使用;
- [-h/--help] 显示帮助信息。

## 示例

set\_file\_enable top.v false

set\_file\_enable D:/gowin\_project/top.v

set\_file\_enable D:\\gowin\_project\\top.v

# 8.3.17 set\_file\_prop

设置文件属性。

## 语法

set\_file\_prop <file> [-lib <name>] [-h/--help]

## 使用

| 名称                   | 描述                |
|----------------------|-------------------|
| <file></file>        | 指定要设置的设计文件        |
| [-lib <name>]</name> | 设置文件的library name |
| [-h/help]            | 显示帮助信息            |

## 分类

## Project

## 描述

设置文件属性,文件路径形式请参考 8.3.1 add\_file。

## 参数

- <file> 指定要设置的文件,可以指定多个,多个文件之间以空格分隔;
- [-lib <name>] 设置文件的 library name。该选项仅对 VHDL 类型的文件 有效;
- [-h/--help] 显示帮助信息。

# 示例

set\_file\_prop -lib work top .vhd

set\_file\_prop -lib work D:/gowin\_project/top.vhd

set\_file\_prop -lib work D:\\gowin\_project\\top.vhd

# 8.3.18 set\_option

设置工程相关的属性配置及流程选项。

## 语法

set\_option [options] [-h/--help]

## 使用

| 名称        | 描述        |
|-----------|-----------|
| [options] | 指定配置或流程选项 |
| [-h/help] | 显示帮助信息    |

#### 分类

**Project** 

#### 描述

设置工程相关的属性配置及流程选项。

## 参数

- [options] 指定配置或流程选项;
- [-h/--help] 显示帮助信息。

### Global 属性配置

## -output\_base\_name

指定输出文件的文件名。

语法

-output\_base\_name <name>

使用

| 名称            | 描述         |
|---------------|------------|
| <name></name> | 指定输出文件的文件名 |

### 分类

## **Project**

#### 描述

指定输出文件的文件名。此选项仅指定文件的 base name,不同流程会 根据输出文件的类型使用合适的扩展名。如-output\_base\_name abc,则 gowinsynthesis 综合产生的网表文件名为 abc.vg;

#### 参数

<name>指定输出文件的文件名。

示例

set\_option -output\_base\_name abc

### -global\_freq

指定 frequency 值。

语法

-global\_freq <default|value>

## 使用

| 名称                              | 描述           |
|---------------------------------|--------------|
| <default value></default value> | 指定frequency值 |

## 分类

**Project** 

描述

指定 frequency 值,默认为 default(小蜜蜂家族芯片默认是 50MHz, 晨熙家族芯片默认是 100MHz)。

#### 参数

<default|value>frequency 值。

示例

set\_option -global\_freq 80

#### 综合属性配置

#### -synthesis\_tool

指定综合工具。

语法

-synthesis\_tool <tool>

## 使用

| 名称            | 描述     |
|---------------|--------|
| <tool></tool> | 指定综合工具 |

分类

Project

描述

指定综合工具GowinSynthesis。

## 参数

<tool>指定综合工具 GowinSynthesis。

示例

set\_option -synthesis\_tool GowinSynthesis

#### -top\_module

指定 Top Module/Entity。

语法

-top\_module <name>

# 使用

| 名称            | 描述           |
|---------------|--------------|
| <name></name> | 指定top module |

# 分类

# **Project**

描述

指定 top module。

#### 参数

<name>指定 top module。

示例

set\_option -top\_module test

# -include\_path

指定包含路径。

语法

-include\_path <path or path list>

使用

| 名称                                  | 描述     |
|-------------------------------------|--------|
| <path list="" or="" path=""></path> | 指定包含路径 |

#### 分类

### **Project**

#### 描述

指定包含路径。当指定多个包含路径时,路径之间需要使用分号进行分隔,并使用一对大括号{}包含所有的路径信息,如-include\_path {/path1;/path2;/path3}。支持相对路径和绝对路径,相对路径为相对程序当前运行路径。

## 参数

<path or path list>指定包含路径。

示例

set\_option -include\_path D:/project

## -verilog\_std

指定 Verilog 语言标准。

## 语法

-verilog\_std<v1995|v2001|sysv2017>

## 使用

| 名称                                            | 描述            |
|-----------------------------------------------|---------------|
| <v1995 v2001 sysv2017></v1995 v2001 sysv2017> | 指定Verilog语言标准 |

# 分类

# Project

#### 描述

指定 Verilog 语言标准: Verilog 95/Verilog 2001/System Verilog 2017, 默认为 Verilog 2001。

#### 参数

<v1995|v2001|sysv2017>指定 Verilog 语言标准。

示例

set\_option -verilog\_std v1995

# -vhdl\_std

指定 VHDL 语言标准。

语法

-vhdl\_std <vhd1993|vhd2008|vhd2019>

使用

| 名称                         | 描述         |
|----------------------------|------------|
| < vhd1993 vhd2008 vhd2019> | 指定VHDL语言标准 |

分类

## **Project**

描述

指定 VHDL 语言标准: VHDL 1993/VHDL 2008/VHDL 2019, 默认为 VHDL1993。

# 参数

<vhd1993|vhd2008|vhd2019>指定 VHDL 语言标准。

示例

set\_option -vhdl\_std vhd2008

## -print\_all\_synthesis\_warning <0|1>

指定是否打印所有的综合 warning 信息,默认为 0。

语法

-print\_all\_synthesis\_warning <0|1>

## 使用

| 名称    | 描述                  |
|-------|---------------------|
| <0 1> | 0:不会打印所有的warning信息; |
|       | 1: 会打印所有的warning信息。 |

# 分类

Project

# 描述

指定是否打印所有的综合 warning 信息,默认为 0。

### 参数

<0|1>指定是否打印所有的综合 warning 信息。

示例

set\_option -print\_all\_synthesis\_warning 1

## -disable\_io\_insertion

启用或禁用 I/O 插入的使能控制。

语法

-disable\_io\_insertion <0|1>

## 使用

| 名称    | 描述               |
|-------|------------------|
| <0 1> | 0: 禁用I/O插入的使能控制; |
|       | 1: 启用I/O插入的使能控制。 |

# 分类

# **Project**

## 描述

启用或禁用 I/O 插入的使能控制,默认为 0。

# 参数

<0|1>启用或禁用 I/O 插入的使能控制。

## 示例

set\_option -disable\_io\_insertion 1

#### -looplimit <value>

RTL 中默认的编译器循环限制值。

语法

-looplimit <value>

# 使用

| 名称              | 描述         |
|-----------------|------------|
| <value></value> | looplimit值 |

# 分类

## **Project**

# 描述

设置 RTL 中默认的编译器循环限制值,默认值为 2000。

## 参数

<value> RTL 中默认的编译器循环限制值。

## 示例

set\_option -looplimit 1000

#### -maxfan <value>

设置扇出值。

语法

-maxfan <value>

使用

| 名称              | 描述      |
|-----------------|---------|
| <value></value> | maxfan值 |

分类

**Project** 

描述

设置一个输入端口、net或寄存器输出端的扇出值,默认为10000。

#### 参数

<value>输入端口、net 或寄存器输出端的扇出值。

示例

set\_option -maxfan 5000

# -rw\_check\_on\_ram

在 RAM 周围插入旁路逻辑。

语法

-rw\_check\_on\_ram <0|1>

使用

| 名称    | 描述        |
|-------|-----------|
| <0 1> | 0:不启用该选项; |
|       | 1: 启用该选项。 |

分类

**Project** 

描述

如果 RAM 存在读或写冲突,使用该选项后会在 RAM 周围插入旁路逻辑以防止仿真不匹配,默认为 0。

参数

<0|1>启用或禁用在 RAM 周围插入旁路逻辑使能控制。

示例

set\_option -rw\_check\_on\_ram 1

## Place & Route 属性配置

#### -vccx

指定 vccx 值

语法

-vccx <value>

# 使用

| 名称              | 描述      |
|-----------------|---------|
| <value></value> | 指定vccx值 |

分类

# **Project**

描述

指定 vccx 值。

## 参数

<value>指定 vccx 值。

示例

set\_option -vccx 3.3

#### -VCC

语法

-vcc <value>

## 使用

| 名称              | 描述     |
|-----------------|--------|
| <value></value> | 指定vcc值 |

# 分类

# **Project**

描述

指定 vcc 值。

## 参数

<value>指定 vcc 值。

# 示例

set\_option -vcc 3.3

# -gen\_sdf

是否产生 SDF 文件。

## 语法

-gen\_sdf <0|1>

#### 使用

| 名称    | 描述           |
|-------|--------------|
| <0 1> | 0: 不产生SDF文件; |
|       | 1: 产生SDF文件。  |

## 分类

# Project

描述

指定 Place & Route 是否产生 SDF 文件,默认为 0。

# 参数

<0|1>产生 SDF 文件使能控制。

示例

set\_option -gen\_sdf 1

# -gen\_io\_cst

是否产生文件名为\*.io.cst 的 port 端口的物理约束文件。

语法

-gen\_io\_cst <0|1>

使用

| 名称    | 描述                |
|-------|-------------------|
| <0 1> | 0: 不产生*.io.cst文件; |
|       | 1: 产生*.io.cst文件。  |

# 分类

# Project

# 描述

指定 Place & Route 是否产生文件名为\*.io.cst 的 port 端口的物理约束 文件,默认为 0。

### 参数

<0|1>产生 port 端口的物理约束文件使能控制。

示例

set\_option -gen\_io\_cst 1

# -gen\_ibis

是否产生文件名为\*.ibs 的输入/输出缓冲区信息指定文件。

语法

-gen\_ibis <0|1>

| 名称    | 描述             |
|-------|----------------|
| <0 1> | 0: 不产生*.ibs文件; |
|       | 1: 产生*.ibs文件。  |

分类

**Project** 

# 描述

指定 Place & Route 是否产生文件名为\*.ibs 的输入/输出缓冲区信息指 定文件,默认为 0。

### 参数

<0|1>产生输入/输出缓冲区信息指定文件使能控制。

示例

set\_option -gen\_ibis 1

#### -gen\_posp

是否产生器件布局文件。

语法

-gen\_posp <0|1>

使用

| 名称    | 描述              |
|-------|-----------------|
| <0 1> | 0: 不产生*.posp文件; |
|       | 1: 产生*.posp文件。  |

分类

#### Project

# 描述

指定 Place & Route 是否产生文件名为\*.posp 的器件布局文件,文件中 只含有 BSRAM 布局信息,默认为 0。

## 参数

<0|1>产生器件布局文件使能控制。

示例

set\_option -gen\_posp 1

### -gen\_text\_timing\_rpt

产生文本格式的时序报告。

语法

-gen\_text\_timing\_rpt <0|1>

| 名称    | 描述            |
|-------|---------------|
| <0 1> | 0: 不产生*.tr文件; |
|       | 1: 产生*.tr文件。  |

# 分类

## **Project**

# 描述

指定 Place & Route 是否产生文件名为\*.tr 的文本格式的时序报告,默认为 0。

## 参数

<0|1>产生文本格式的时序报告使能控制。

示例

set\_option -gen\_text\_timing\_rpt 1

#### -gen\_verilog\_sim\_netlist

是否产生 Verilog 语言的时序仿真模型文件。

语法

-gen\_verilog\_sim\_netlist <0|1>

使用

| 名称    | 描述            |
|-------|---------------|
| <0 1> | 0: 不产生*.vo文件; |
|       | 1:产生*.vo文件。   |

分类

#### Project

# 描述

指定 Place & Route 是否产生文件名为\*.vo 的 Verilog 语言的时序仿真 模型文件, 默认为 0。

# 参数

<0|1>产生 Verilog 语言的时序仿真模型文件使能控制。

示例

set\_option -gen\_verilog\_sim\_netlist 1

### -gen\_vhdl\_sim\_netlist

是否产生 VHDL 语言的时序仿真模型文件。

语法

-gen\_vhdl\_sim\_netlist <0|1>

| 名称    | 描述             |
|-------|----------------|
| <0 1> | 0: 不产生*.vho文件; |
|       | 1: 产生*.vho文件。  |

分类

**Project** 

# 描述

指定 Place & Route 是否产生文件名为\*.vho 的 VHDL 语言的时序仿真 模型文件,默认为 0。

### 参数

<0|1>产生 VHDL 语言的时序仿真模型文件使能控制。

示例

set\_option -gen\_vhdl\_sim\_netlist 1

#### -show\_init\_in\_vo

将默认初始值添加到时序仿真模型文件中的 instance 中。

语法

-show\_init\_in\_vo <0|1>

使用

| 名称    | 描述                                                                                          |
|-------|---------------------------------------------------------------------------------------------|
| <0 1> | <ul><li>0:不会将默认初始值添加到时序仿真模型文件中的instance中;</li><li>1:将默认初始值添加到时序仿真模型文件中的instance中。</li></ul> |

## 分类

# Project

#### 描述

将默认初始值添加到生成的 Place & Route 时序仿真模型文件中的 instance 中,默认为 0。

## 参数

<0|1>将默认初始值添加到生成的 Place & Route 时序仿真模型文件中的 instance 中的使能控制。

# 示例

set\_option -show\_init\_in\_vo 1

#### -show\_all\_warn

是否输出所有的 warning 信息。

### 语法

-show\_all\_warn<0|1>

使用

| 名称    | 描述                                          |
|-------|---------------------------------------------|
| <0 1> | <b>0</b> :不会输出Place & Route运行时所有的warning信息; |
|       | 1:输出Place & Route运行时所有的warning信息。           |

## 分类

## **Project**

描述

Place & Route 运行时输出所有的 warning 信息,默认为 0。

## 参数

<0|1>输出 Place & Route 运行时所有的 warning 信息使能控制。

示例

set\_option -show\_all\_warn 1

# -timing\_driven

是否对布局布线进行时序驱动优化。

语法

-timing\_driven <0|1>

使用

| 名称    | 描述                 |
|-------|--------------------|
| <0 1> | 0: 不会进行布局布线时序驱动优化; |
|       | 1:进行布局布线时序驱动优化。    |

# 分类

# **Project**

描述

Place & Route 运行时对布局布线进行时序驱动优化,默认为1。

# 参数

<0|1>运行布局布线时是否启动时序驱动优化使能控制。

示例

set\_option -timing\_driven 1

# -cst\_warn\_to\_error

将物理约束警告提升为错误信息。

## 语法

-cst\_warn\_to\_error <0|1>

## 使用

| 名称    | 描述                   |
|-------|----------------------|
| <0 1> | 0: 不会将物理约束警告提升为错误信息; |
|       | 1: 将物理约束警告提升为错误信息。   |

# 分类

# Project

# 描述

将 Place & Route 运行时的物理约束警告提升为错误信息,默认为 1。

## 参数

<0|1>是否将 Place & Route 运行时的物理约束警告提升为错误信息使 能控制。

# 示例

set\_option -cst\_warn\_to\_error 1

## -rpt\_auto\_place\_io\_info

报告自动 place 的 IO 位置信息。

语法

-rpt\_auto\_place\_io\_info <0|1>

## 使用

| 名称    | 描述                    |
|-------|-----------------------|
| <0 1> | 0:不会报告自动place的IO位置信息; |
|       | 1:报告自动place的IO位置信息。   |

## 分类

## **Project**

## 描述

Place & Route 运行时报告自动 place 的 IO 位置信息,默认为 0。

### 参数

<0|1>是否报告自动 place 的 IO 位置信息使能控制。

示例

set\_option -cst\_warn\_to\_error 1

#### -place\_option

布局算法选项。

## 语法

-place\_option <0|1|2|3|4>

| 名称          | 描述           |
|-------------|--------------|
| <0 1 2 3 4> | 0:采用默认布局算法;  |
|             | 1: 采用布局算法 1; |
|             | 2:采用布局算法 2。  |
|             | 3: 采用布局算法 3; |
|             | 4:采用布局算法 4。  |

分类

**Project** 

描述

布局算法选项,默认为0。

参数

<0|1|2|3|4>布局算法选项。

示例

set\_option -place\_option 1

# -route\_option

布线算法选项。

语法

-route\_option <0|1|2>

使用

| 名称      | 描述                         |
|---------|----------------------------|
| <0 1 2> | 0:采用默认布线算法;                |
|         | 1: 米田布线算法1;<br>2: 采用布线算法2。 |

分类

**Project** 

描述

布线算法选项,默认为0。

## 参数

<0|1|2>布线算法选项。

示例

set\_option -route\_option 1

# -ireg\_in\_iob

将输入 Buffer 连接的寄存器布局到 IOB 上。

#### 语法

-ireg\_in\_iob <0|1>

使用

| 名称    | 描述                         |
|-------|----------------------------|
| <0 1> | 0:不将输入Buffer连接的寄存器布局到IOB上; |
|       | 1:将输入Buffer连接的寄存器布局到IOB上。  |

# 分类

**Project** 

# 描述

启用该选项, Place & Route 会将输入 Buffer 连接的寄存器布局到 IOB 上, 默认为 1。

## 参数

<0|1>将输入 Buffer 连接的寄存器布局到 IOB 上使能控制。

示例

set\_option -ireg\_in\_iob 1

## -oreg\_in\_iob

将输出/三态 Buffer 连接的寄存器布局到 IOB 上。

语法

-oreg\_in\_iob <0|1>

使用

| 名称    | 描述                           |
|-------|------------------------------|
| <0 1> | 0:不将输出/三态Buffer连接的寄存器布局到IOB  |
|       | 上;                           |
|       | 1:将输出/三态Buffer连接的寄存器布局到IOB上。 |

#### 分类

#### Project

## 描述

启用该选项, Place & Route 会将输出/三态 Buffer 连接的寄存器布局到 IOB 上, 默认为 1。

### 参数

<0|1>将输出/三态 Buffer 连接的寄存器布局到 IOB 上使能控制。

示例

set\_option -oreg\_in\_iob 1

#### -ioreg\_in\_iob

将双向 Buffer 连接的寄存器布局到 IOB 上。

语法

-ioreg\_in\_iob <0|1>

使用

| 名称    | 描述                         |
|-------|----------------------------|
| <0 1> | 0:不将双向Buffer连接的寄存器布局到IOB上; |
|       | 1:将双向Buffer连接的寄存器布局到IOB上。  |

分类

## **Project**

## 描述

启用该选项, Place & Route 会将双向 Buffer 连接的寄存器布局到 IOB 上, 默认为 1。

参数

<0|1>将双向 Buffer 连接的寄存器布局到 IOB 上使能控制。

示例

set\_option -ioreg\_in\_iob 1

#### -replicate\_resources

对高扇出的资源进行复制来降低扇出,获得较好的时序结果。

语法

-replicate\_resources <0|1>

使用

| 名称    | 描述                    |
|-------|-----------------------|
| <0 1> | 0: 不对高扇出的资源进行复制来降低扇出; |
|       | 1: 对高扇出的资源进行复制来降低扇出。  |

# 分类

Project

## 描述

启用该选项, Place & Route 会对高扇出的资源进行复制来降低扇出,获得较好的时序结果,默认为 0。

### 参数

<0|1>对高扇出的资源进行复制来降低扇出使能控制。

示例

set\_option -replicate\_resources 1

## -clock\_route\_order

指定除时钟原语产生的时钟线之外的时钟线的绕线分配顺序。

#### 语法

-clock\_route\_order <0|1>

使用

| 名称    | 描述                       |
|-------|--------------------------|
| <0 1> | 0:根据net的扇出数量由多到少的顺序进行分配; |
|       | 1: 根据频率由高到底的顺序进行分配。      |

分类

## **Project**

#### 描述

指定除时钟原语产生的时钟线之外的时钟线的绕线分配顺序,可选项有 0和1,默认值为0。

## 参数

<0|1>指定除时钟原语产生的时钟线之外的时钟线的绕线分配顺序。

示例

set\_option -clock\_route\_order 1

## -route\_maxfan

设置绕线最大扇出数目。

语法

-route\_maxfan <value>

#### 使用

| 名称       | 描述          |
|----------|-------------|
| < value> | 设置绕线最大扇出数目。 |

## 分类

## **Project**

## 描述

基于绕线优化,使用该选项设置绕线最大扇出数目,取值应为大于0且 小于等于100的整数。器件为GW1NZ-1/GW1N-2/GW1NR-2/GW1N-1P5 时,选项默认值为10,其他器件默认值为23。

#### 参数

<value>设置绕线最大扇出数目。

示例

set\_option -route\_maxfan 60

#### -correct\_hold\_violation

布线对时序 Hold 问题进行自动修复。

语法

-correct\_hold\_violation <0|1>

# 使用

| 名称    | 描述                     |
|-------|------------------------|
| <0 1> | 0: 布线不对时序Hold问题进行自动修复; |
|       | 1: 布线对时序Hold问题进行自动修复。  |

## 分类

Project

# 描述

启用该选项,布线会对时序 Hold 问题进行自动修复,默认为1。

## 参数

<0|1>布线会对时序 Hold 问题进行自动修复使能控制。

## 示例

set\_option -correct\_hold\_violation 1

# -inc\_place <0|auto|file>

增量布局。

## 语法

-inc\_place <0|auto|file>

# 使用

| 名称             | 描述                   |
|----------------|----------------------|
| <0 auto file > | 0: 关闭增量布局;           |
|                | auto: 自动增量布局;        |
|                | file: 指定*.p文件进行增量布局。 |

# 分类

# **Project**

描述

启用该选项,会使用增量布局,默认为0。

参数

<0|auto|file>增量布局使能控制。

示例

set\_option -inc\_place auto

-inc\_pnr <0|auto|file>

增量布局布线。

语法

-inc\_pnr <0|auto|file>

使用

| 名称             | 描述                     |
|----------------|------------------------|
| <0 auto file > | 0: 关闭增量布局布线;           |
|                | auto: 自动增量布局布线;        |
|                | file: 指定*.p文件进行增量布局布线。 |

# 分类

**Project** 

描述

启用该选项,会使用增量布局布线,默认为0。

参数

<0|auto|file>增量布局布线使能控制。

示例

set\_option -inc\_pnr auto

## 注!

Place & Route 相关运行选项的详细用法,请参考本文档 4.3.3 小节中的 <u>Place &</u> <u>Route</u> 部分。

### 复用管脚属性配置

## -use\_jtag\_as\_gpio

将 JTAG 相关管脚复用为普通 IO 管脚。

语法

-use\_jtag\_as\_gpio <0|1>

使用

| 名称    | 描述               |
|-------|------------------|
| <0 1> | 0: 作为 JTAG 专用管脚; |
|       | 1:复用为普通 IO 管脚。   |

# 分类

**Project** 

描述

将 JTAG 相关管脚复用为普通 IO 管脚, 默认为 0。

#### 参数

<0|1>将 JTAG 相关管脚复用为普通 IO 管脚使能控制。

## 示例

set\_option -use\_jtag\_as\_gpio 1

## -use\_sspi\_as\_gpio

将 SSPI 相关管脚复用为普通 IO 管脚。

语法

-use\_sspi\_as\_gpio <0|1>

使用

| 名称    | 描述             |
|-------|----------------|
| <0 1> | 0: 作为SSPI专用管脚; |
|       | 1:复用为普通IO管脚。   |

分类

# **Project**

# 描述

将 SSPI 相关管脚复用为普通 IO 管脚, 默认为 0。

## 参数

<0|1>将 SSPI 相关管脚复用为普通 IO 管脚使能控制。

# 示例

set\_option -use\_sspi \_as\_gpio 1

#### -use\_mspi\_as\_gpio

将 MSPI 相关管脚复用为普通 IO 管脚。

#### 语法

-use\_mspi\_as\_gpio <0|1>

# 使用

| 名称    | 描述             |
|-------|----------------|
| <0 1> | 0: 作为MSPI专用管脚; |
|       | 1:复用为普通IO管脚。   |

## 分类

#### **Project**

## 描述

将 MSPI 相关管脚复用为普通 IO 管脚, 默认为 0。

### 参数

<0|1>将 MSPI 相关管脚复用为普通 IO 管脚使能控制。

### 示例

set\_option -use\_mspi \_as\_gpio 1

#### -use\_ready\_as\_gpio

将 READY 相关管脚复用为普通 IO 管脚。

语法

-use\_ready\_as\_gpio <0|1>

使用

| 名称    | 描述              |
|-------|-----------------|
| <0 1> | 0: 作为READY专用管脚; |
|       | 1:复用为普通IO管脚。    |

分类

**Project** 

描述

将 READY 相关管脚复用为普通 IO 管脚, 默认为 0。

## 参数

<0|1>将 READY 相关管脚复用为普通 IO 管脚使能控制。

示例

set\_option -use\_ready\_as\_gpio 1

#### -use\_done\_as\_gpio

将 DONE 相关管脚复用为普通 IO 管脚。

语法

-use\_done\_as\_gpio <0|1>

使用

| 名称    | 描述                             |
|-------|--------------------------------|
| <0 1> | <b>0:</b> 作为 <b>DONE</b> 专用管脚; |
|       | 1:复用为普通 IO 管脚。                 |

## 分类

Project

描述

将 DONE 相关管脚复用为普通 IO 管脚, 默认为 0。

参数

<0|1>将 DONE 相关管脚复用为普通 IO 管脚使能控制。

示例

set\_option -use\_ done\_as\_gpio 1

-use\_reconfign\_as\_gpio

将 RECONFIG\_N 相关管脚复用为普通 IO 管脚。

## 语法

-use\_ reconfign\_as\_gpio <0|1>

使用

| 名称    | 描述                   |
|-------|----------------------|
| <0 1> | 0: 作为RECONFIG_N专用管脚; |
|       | 1:复用为普通IO管脚。         |

#### 分类

**Project** 

描述

将 RECONFIG\_N 相关管脚复用为普通 IO 管脚, 默认为 0。

#### 参数

<0|1>将 RECONFIG\_N 相关管脚复用为普通 IO 管脚使能控制。

示例

set\_option -use\_reconfign\_as\_gpio 1

# -use\_i2c\_as\_gpio

将 I2C 相关管脚复用为普通 IO 管脚。

语法

-use\_i2c\_as\_gpio <0|1>

## 使用

| 名称    | 描述              |
|-------|-----------------|
| <0 1> | 0: 作为 I2C 专用管脚; |
|       | 1:复用为普通 IO 管脚。  |

分类

## **Project**

#### 描述

将 I2C 相关管脚复用为普通 IO 管脚,默认为 0。

## 参数

<0|1>将 I2C 相关管脚复用为普通 IO 管脚使能控制。

示例

set\_option -use\_i2c\_as\_gpio 1

## BitStream 属性配置

#### -bit\_format

指定生成的码流文件内容的格式。

## 语法

-bit\_format <txt|bin>

# 使用

| 名称                  | 描述         |
|---------------------|------------|
| <txt bin></txt bin> | 码流文件内容的格式。 |

#### 分类

## **Project**

## 描述

用于指定生成的码流文件内容的格式。默认为 bin。

## 参数

<txt|bin>生成的码流文件内容的格式。

# 示例

set\_option -bit\_format txt

# -bit\_crc\_check

循环冗余校验。

# 语法

-bit\_crc\_check <0|1>

# 使用

| 名称    | 描述            |
|-------|---------------|
| <0 1> | 0: 不启用循环冗余校验; |
|       | 1: 启用循环冗余校验。  |

## 分类

#### **Project**

#### 描述

对码流文件启用循环冗余校验。默认为1。

# 参数

<0|1>对码流文件启用循环冗余校验。

## 示例

set\_option -bit\_crc\_check 1

# -bit\_compress

对码流文件进行压缩。

## 语法

-bit\_compress <0|1>

## 使用

| 名称    | 描述            |
|-------|---------------|
| <0 1> | 0:不对码流文件进行压缩; |
|       | 1: 对码流文件进行压缩。 |

# 分类

# Project

描述

对生成的码流文件进行压缩。默认为1。

# 参数

<0|1>对码流文件进行压缩。

## 示例

set\_option -bit\_compress 1

# -bit\_encrypt

对码流文件进行加密处理。

语法

-bit\_encrypt <0|1>

使用

| 名称    | 描述         |
|-------|------------|
| <0 1> | 0:不进行加密处理; |
|       | 1:进行加密处理。  |

# 分类

# Project

# 描述

对码流文件进行加密处理, 仅支持晨熙家族器件。默认为0。

# 参数

<0|1>对码流文件进行加密。

# 示例

set\_option -bit\_encrypt 1

#### -bit\_encrypt\_key

定义加密的秘钥。

## 语法

-bit\_encrypt\_key <key>

| 名称          | 描述     |
|-------------|--------|
| <key></key> | 加密的秘钥。 |

分类

**Project** 

描述

该项与"-bit\_encrypt"配合使用,用户可以对加密的秘钥进行自定义。 默认全为0。

## 参数

<key>加密的秘钥。

示例

set\_option -bit\_encrypt\_key 00000000000000000000000001101

# -bit\_security

安全位使能控制。

语法

-bit\_security <0|1>

使用

| 名称    | 描述            |
|-------|---------------|
| <0 1> | 0: 关闭安全位使能控制; |
|       | 1: 使用安全位使能控制。 |

分类

Project

描述

安全位使能控制。默认为1。

参数

<0|1>安全位使能控制。

示例

set\_option -bit\_security 1

#### -bit\_incl\_bsram\_init

将 BSRAM 的初始值打印进码流文件中。

语法

-bit\_incl\_bsram\_init <0|1>

使用

| 名称    | 描述                     |
|-------|------------------------|
| <0 1> | 0:不将BSRAM的初始值打印进码流文件中; |
|       | 1:将BSRAM的初始值打印进码流文件中。  |

分类

**Project** 

描述

将 BSRAM 的初始值打印进码流文件中。默认为 1。对于 GW1N 系列 器件和 GW2A 系列器件,该项值为 1 时会将所有位置 BSRAM 的初始值都 打印到码流文件中,没有被占用到的 BSRAM 位置的初始值会打印为 0。对 于 GW5A(N)(S)(R)(T)器件,该项值为 1 时会将所占用位置 BSRAM 所在的 列的所有 BSRAM 的初始值都打印到码流文件中,该列中没有被占用到的 BSRAM 位置的初始值会打印为 0。

#### 参数

<0|1>BSRAM 的初始值打印进码流文件中使能控制。

示例

set\_option -bit\_incl\_bsram\_init 1

## -bg\_programming

背景升级功能。

语法

-bg\_programming <off | jtag | i2c | goconfig | userlogic | i2c\_jtag\_sspi\_qsspi | jtag\_sspi\_qsspi>

使用

| 名称                                                                                                    | 描述                                              |
|-------------------------------------------------------------------------------------------------------|-------------------------------------------------|
| <off jtag i2c goconfig userlogic < td=""><td>off: 不使用背景升级功能;</td></off jtag i2c goconfig userlogic <> | off: 不使用背景升级功能;                                 |
| i2c_jtag_sspi_qsspi jtag_sspi_qsspi>                                                                  | jtag: 使用JTAG模式进行背景升级;                           |
|                                                                                                       | i2c: 使用I2C模式进行背景升级;                             |
|                                                                                                       | goconfig: 使用goConfig IP实现背景升<br>级;              |
|                                                                                                       | userlogic:使用FPGA内部逻辑进行背<br>景升级;                 |
|                                                                                                       | i2c_jtag_sspi_qsspi: 使用                         |
|                                                                                                       | I2C/JTAG/SSPI/QSSPI模式进行背景升级;                    |
|                                                                                                       | jtag_sspi_qsspi: 使用<br>JTAG/SSPI/QSSPI模式进行背景升级。 |

#### 分类

**Project** 

描述

背景升级功能,在不中断 FPGA 芯片现有功能执行的前提下对 Flash 进行烧录。默认为 off。

## 参数

< off | jtag | i2c | goconfig | userlogic | i2c\_jtag\_sspi\_qsspi |
jtag\_sspi\_qsspi>背景升级方式。

示例

set\_option -bg\_programming userlogic

## -hotboot

热启动模式。

语法

-hotboot <0|1>

### 使用

| 名称    | 描述                                               |
|-------|--------------------------------------------------|
| <0 1> | <ul><li>0:不使用热启动模式;</li><li>1:使用热启动模式。</li></ul> |

分类

Project

描述

热启动模式使能控制。默认为0。

## 参数

<0|1>热启动模式使能控制。

示例

set\_option -hotboot 1

### -i2c\_slave\_addr

设置 I2C 设备的地址。

# 语法

-i2c\_slave\_addr <value>

## 使用

| 名称              | 描述         |
|-----------------|------------|
| <value></value> | I2C 设备的地址。 |

# 分类

# **Project**

#### 描述

设置 I2C 设备的地址,可配置值范围为 00~7F。默认为 00。

#### 参数

<value>I2C 设备的地址。

示例

set\_option -i2c\_slave\_addr 2F

## -secure\_mode

启用安全模式。

语法

-secure\_mode <0|1>

使用

| 名称    | 描述          |
|-------|-------------|
| <0 1> | 0: 不启用安全模式; |
|       | 1: 启用安全模式。  |

## 分类

**Project** 

描述

启用安全模式,此时 JTAG 管脚为 GPIO,码流文件只能对设备编程一次。默认为 0。

参数

<0|1>启用安全模式使能控制。

示例

set\_option -secure\_mode 1

## -loading\_rate

AutoBoot 配置模式和 MSPI 配置模式下,码流数据从 Flash 到 SRAM 的加载速度。

语法

-loading\_rate <value>

使用

| 名称              | 描述                                     |            |
|-----------------|----------------------------------------|------------|
| <value></value> | AutoBoot配置模式和MSPI配置模式下,<br>到SRAM的加载速度。 | 码流数据从Flash |

## 分类

**Project** 

描述

AutoBoot 配置模式和 MSPI 配置模式下,码流数据从 Flash 到 SRAM

的加载速度,默认为2.500MHz。

## 参数

<value>码流数据从 Flash 到 SRAM 的加载速度。

示例

set\_option -loading\_rate 21.000MHz

## -seu\_handler

启用单粒子翻转处理器。

语法

-seu\_handler <0|1>

使用

| 名称    | 描述                               |
|-------|----------------------------------|
| <0 1> | 0:不启用单粒子翻转处理器;<br>1: 启用单粒子翻转处理器。 |

## 分类

**Project** 

## 描述

启用单粒子翻转处理器。默认为0。

# 参数

<0|1>启用单粒子翻转处理器使能控制。

示例

set\_option -seu\_handler 1

# -seu\_handler\_mode

选择 SEU Handler 启动或停止的模式。

### 语法

-seu\_handler\_mode <auto|userlogic>

# 使用

| 名称    | 描述                            |
|-------|-------------------------------|
| <0 1> | auto: 芯片唤醒后自动启用单粒子翻转处理器;      |
|       | userlogic: 使用逻辑启用或停止单粒子翻转处理器。 |

# 分类

## Project

## 描述

选择 SEU Handler 启动或停止的模式,默认为 auto。

### 参数

< auto|userlogic>SEU Handler 启动或停止的模式。

示例

set\_option -seu\_handler\_mode userlogic

## -seu\_handler\_checksum

启用单粒子翻转处理、检验、计算和对比。

语法

-seu\_handler\_checksum <0|1>

使用

| 名称    | 描述                      |
|-------|-------------------------|
| <0 1> | 0: 不启用单粒子翻转处理、检验、计算和对比; |
|       | 1: 启用单粒子翻转处理、检验、计算和对比。  |

# 分类

**Project** 

描述

启用单粒子翻转处理、检验、计算和对比。默认为0。

## 参数

<auto|userlogic>启用单粒子翻转处理、检验、计算和对比使能控制。

示例

set\_option -seu\_handler\_checksum 1

### -error\_detection

仅启用错误检验。

语法

-error\_detection <0|1>

## 使用

| 名称    | 描述          |
|-------|-------------|
| <0 1> | 0:不启用错误检验;  |
|       | 1: 仅启用错误检验。 |

# 分类

Project

# 描述

仅启用错误检验。默认为0。

# 参数

<0|1>仅启用错误检验使能控制。

示例

set\_option -error\_detection 1

# -error\_detection\_correction

启用错误检验和更正。

语法

-error\_detection\_correction <0|1>

使用

| 名称    | 描述            |
|-------|---------------|
| <0 1> | 0:不启用错误检验和更正; |
|       | 1: 启用错误检验和更正。 |

# 分类

# Project

描述

启用错误检验和更正。默认为0。

参数

<0|1>启用错误检验和更正使能控制。

示例

set\_option -error\_detection\_correction 1

# -stop\_seu\_handler

停止 SEU Handler。

语法

-stop\_seu\_handler <0|1>

使用

| 名称    | 描述                                                                                                                        |
|-------|---------------------------------------------------------------------------------------------------------------------------|
| <0 1> | <ul> <li>0: 当检测到不可纠正的ECC错误或CRC校验和不匹配错误时,不停止SEU Handler;</li> <li>1: 当检测到不可纠正的ECC错误或CRC校验和不匹配错误时,停止SEU Handler。</li> </ul> |

# 分类

# **Project**

# 描述

当检测到不可纠正的 ECC 错误或 CRC 校验和不匹配错误时,停止 SEU Handler。默认为 0。

#### 参数

<0|1>停止 SEU Handler 使能控制。

示例

set\_option -stop\_seu\_handler 1

# -osc\_div

设置扩展控制寄存器的分频比。

语法

-osc\_div <4|8|16|32>

使用

| 名称          | 描述                    |
|-------------|-----------------------|
| <4 8 16 32> | 4: 扩展控制寄存器的分频比设置为4;   |
|             | 8: 扩展控制寄存器的分频比设置为8;   |
|             | 16: 扩展控制寄存器的分频比设置为16; |
|             | 32: 扩展控制寄存器的分频比设置为32。 |

# 分类

**Project** 

## 描述

设置扩展控制寄存器的分频比。默认为8。

#### 参数

<4|8|16|32>扩展控制寄存器的分频比。

示例

set\_option -osc\_div 8

## -error\_injection

启用错误注入。

# 语法

-error\_injection <0|1>

#### 使用

| 名称    | 描述          |
|-------|-------------|
| <0 1> | 0: 不启用错误注入; |
|       | 1: 启用错误注入。  |

# 分类

# Project

描述

启用错误注入。默认为0。

## 参数

<0|1>启用错误注入使能控制。

示例

set\_option -error\_injection 1

# -ext\_cclk

启用外部主配置时钟。

语法

-ext\_cclk <0|1>

使用

| 名称    | 描述             |
|-------|----------------|
| <0 1> | 0: 不启用外部主配置时钟; |
|       | 1: 启用外部主配置时钟。  |

# 分类

# **Project**

描述

启用外部主配置时钟。默认为0。

#### 参数

<0|1>启用外部主配置时钟使能控制。

## 示例

set\_option -ext\_cclk 1

### -ext\_cclk\_div

设置分频器参数。

语法

-ext\_cclk\_div <value>

## 使用

| 名称              | 描述     |
|-----------------|--------|
| <value></value> | 分频器参数。 |

# 分类

## **Project**

# 描述

设置分频器参数。

# 参数

< value>设置分频器参数。
#### 示例

set\_option -ext\_cclk\_div 4

# -multi\_boot

Multi Boot 使能控制。

语法

-multi\_boot <0|1>

# 使用

| 名称    | 描述               |
|-------|------------------|
| <0 1> | 0:不启用Multi Boot; |
|       | 1:启用Multi Boot。  |

# 分类

# **Project**

描述

Multi Boot 使能控制,默认为0。

# 参数

<0|1> Multi Boot 使能控制。

示例

set\_option -multi\_boot 1

# -multiboot\_address\_width

配置 SPI Flash 地址位宽。

语法

-multiboot\_address\_width<24|32>

## 使用

| 名称      | 描述                     |
|---------|------------------------|
| <24 32> | 24: SPI Flash地址位宽设为24; |
|         | 32: SPI Flash地址位宽设为32。 |

# 分类

#### **Project**

# 描述

配置 SPI Flash 地址位宽,默认为 24。

## 参数

<24|32> SPI Flash 地址位宽。

# 示例

set\_option -multiboot\_address\_width 32

#### -multiboot\_spi\_flash\_address

指定 SPI Flash 地址。

语法

-multiboot\_spi\_flash\_address <value>

使用

| 名称              | 描述            |
|-----------------|---------------|
| <value></value> | SPI Flash 地址。 |

#### 分类

Project

## 描述

指定 SPI Flash 地址。SPI Flash 地址是指下一次 multiboot 时,加载 码流文件的起始地址,默认为 000000。

#### 参数

< value>SPI Flash 地址。

示例

set\_option -multiboot\_spi\_flash\_address 000110

#### -multiboot\_mode

配置 SPI Flash 地址访问模式。

语法

-multiboot\_mode <single | fast | dual | quad>

使用

| 名称                        | 描述                  |
|---------------------------|---------------------|
| < single fast dual quad > | single: 使用single模式; |
|                           | fast: 使用fast模式;;    |
|                           | dual: 使用dual模式;     |
|                           | quad: 使用quad模式。     |

#### 分类

#### **Project**

描述

配置 SPI Flash 地址访问模式,默认为 single。

#### 参数

< single | fast | dual | quad > SPI Flash 地址访问模式。

示例

set\_option -multiboot\_mode single

#### -mspi\_jump

MSPI JUMP 使能控制。

语法

-mspi\_jump<0|1>

使用

| 名称    | 描述              |
|-------|-----------------|
| <0 1> | 0:不启用MSPI JUMP; |
|       | 1: 启用MSPI JUMP。 |

分类

**Project** 

描述

MSPI JUMP 使能控制,默认为 0。

参数

<0|1> MSPI JUMP 使能控制。

示例

set\_option -mspi\_jump 1

#### -merge\_jumpbit

将 MSPI JUMP 码流文件合并到通用的码流文件中。

语法

-merge\_jumpbit <0|1>

使用

| 名称    | 描述          |
|-------|-------------|
| <0 1> | 0: 不合并码流文件; |
|       | 1: 合并码流文件。  |

#### 分类

Project

描述

将 MSPI JUMP 码流文件合并到通用的码流文件中,默认为 0。

参数

<0|1> MSPI JUMP 码流文件合并到通用的码流文件中使能控制。

示例

set\_option -merge\_jumpbit 1

-mspijump\_address\_width

配置 SPI Flash 地址位宽。

语法

-mspijump\_address\_width <24|32>

使用

| 名称      | 描述                     |
|---------|------------------------|
| <24 32> | 24: SPI Flash地址位宽设为24; |
|         | 32: SPI Flash地址位宽设为32。 |

分类

**Project** 

描述

配置 SPI Flash 地址位宽,默认为 24。

参数

<24|32> SPI Flash 地址位宽。

示例

set\_option - mspijump\_address\_width 32

#### -mspijump\_spi\_flash\_address

指定 SPI Flash 地址。

语法

-mspijump\_spi\_flash\_address <value>

使用

| 名称              | 描述           |
|-----------------|--------------|
| <value></value> | SPI Flash地址。 |

分类

**Project** 

描述

指定 SPI Flash 地址, 默认为 000000。

参数

<value>SPI Flash 地址。

示例

set\_option - mspijump\_spi\_flash\_address 000110

#### - mspijump\_mode<single | fast | dual | quad>

配置 SPI Flash 地址访问模式。

语法

# -mspijump\_mode <single | fast | dual | quad>

使用

| 名称                        | 描述                  |
|---------------------------|---------------------|
| < single fast dual quad > | single: 使用single模式; |
|                           | fast: 使用fast模式;;    |
|                           | dual: 使用dual模式;     |
|                           | quad: 使用quad模式。     |

#### 分类

**Project** 

描述

配置 SPI Flash 地址访问模式,默认为 single。

参数

< single | fast | dual | quad > SPI Flash 地址访问模式。

示例

set\_option -mspijump\_mode single

#### -program\_done\_bypass

转发新的码流数据。

语法

-program\_done\_bypass <0|1>

使用

| 名称    | 描述                    |
|-------|-----------------------|
| <0 1> | 0:不启用该功能;<br>1:启用该功能。 |

#### 分类

Project

#### 描述

配置该选项后,在 Done Final 内部信号生效时,同时外部 Done Pin 保持低电平,使码流加载完成后可以转发新的码流数据,默认为 0。

#### 参数

<0|1> 转发新的码流数据使能控制。

示例

set\_option -program\_done\_bypass 1

#### -power\_on\_reset\_monitor <0|1>

上电复位。

#### 语法

-power\_on\_reset\_monitor <0|1>

使用

| 名称    | 描述            |
|-------|---------------|
| <0 1> | 0: 不启用上电复位功能; |
|       | 1: 启用上电复位功能。  |

# 分类

**Project** 

#### 描述

上电复位功能的使能控制。默认为0。

## 参数

<0|1> 上电复位功能的使能控制。

示例

set\_option -power\_on\_reset\_monitor 1

# -turn\_off\_bg

Bandgap 功能。

语法

-turn\_off\_bg <0|1>

#### 使用

| 名称    | 描述              |
|-------|-----------------|
| <0 1> | 0: 启用Bandgap功能; |
|       | 1:不启用Bandgap功能。 |

#### 分类

# Project

#### 描述

Bandgap 功能的使能控制。默认为 0。

#### 参数

<0|1> Bandgap 功能的使能控制。

示例

set\_option -turn\_off\_bg 1

# -wakeup\_mode

Wake Up Mode 使能控制。

#### 语法

-wakeup\_mode <0|1>

#### 使用

| 名称    | 描述                      |
|-------|-------------------------|
| <0 1> | 0:关闭Wake Up Mode的使能控制;  |
|       | 1: 打开Wake Up Mode的使能控制。 |

## 分类

# **Project**

描述

Wake Up Mode 的使能控制。默认为 0。

参数

<0|1> Wake Up Mode 的使能控制。

示例

set\_option -wakeup\_mode 1

# -user\_code

自定义 User Code。

语法

-user\_code <default|value>

使用

| 名称                              | 描述            |
|---------------------------------|---------------|
| <default value></default value> | 定义User Code值。 |

#### 分类

#### **Project**

#### 描述

用户可以自定义 User Code。默认为 default(0000000)。

#### 参数

<default|value>自定义 User Code。

示例

set\_option -user\_code 00000010

#### 注!

BitStream 相关选项的详细解释,请参考本文档 4.3.3 小节中的 BitStream 部分。

#### Unused Pin 属性配置

#### -unused\_pin

对未使用的 GPIO 设置不同的 IO 属性。

#### 语法

-unused\_pin <default|open\_drain>

使用

| 名称                                        | 描述                                               |
|-------------------------------------------|--------------------------------------------------|
| <default open_drain></default open_drain> | default: 所有未使用的GPIO会配置为输入三态弱 上拉;                 |
|                                           | open_drain:所有未使用的GPIO会配置为输出类型,并且OPEN DRAIN配置为ON。 |

# 分类

## **Project**

# 描述

对未使用的 GPIO 设置不同的 IO 属性。

#### 参数

<default|open\_drain>对未使用的 GPIO 设置不同的 IO 属性。

# 示例

set\_option -unused\_pin open\_drain

#### 注!

Unused Pin 相关选项的详细解释,请参考本文档 4.3.3 小节中的 Unused Pin 部分。

# 8.3.19 set\_property

设置对象的属性。

#### 语法

set\_property [-dict <args>] <name> <value> <objects>

## 使用

| 名称                  | 描述                     |
|---------------------|------------------------|
| [-dict]             | 要设置的(name/value)对的属性列表 |
| <name></name>       | 要设置的属性的名称,使用-dict时无效   |
| <value></value>     | 要设置的属性的值,使用-dict时无效    |
| <objects></objects> | 要设置的属性的对象              |

# 分类

<u>IPFlow</u>

## 描述

配置指定 IP 对象的选项及其对应的选项值。

#### 参数

● [-dict]指定一个包含多对选项及对应的选项值的字典,通过(<name>

<value>)指定一对,多对之间通过空格隔开,字典需要通过大括号{}括起来。

- <name>指定要配置的选项的名称,描述形式为 CONFIG.property, property 指代的是选项名称;
- <value>指定要配置的选项对应的选项值,需要根据属性类型判断该 值,以确保该值是有效的,如果选项值是字符串形式,统一规范为原形 式;
- <objects>指定要配置选项的一个或多个 IP 对象,一个对象通过[get\_ips module\_name]指定,如果是指定多个对象,则使用[get\_ips module\_name0 module\_name1 ...]。

#### 示例

使用-dict 选项在当前设计上一次指定多个属性:

set\_property -dict {CONFIG.Data\_Width 16 CONFIG.Write\_Depth 1024 CONFIG.Read\_Depth 1024} [get\_ips FIFO\_Top]

使用(name, value, objects)在当前设计上指定一个属性:

set\_property CONFIG.Data\_Width {16} [get\_ips FIFO\_Top]

该示例展示了如何设置一个包含波折号"-"或空格的属性值:

set\_property {CONFIG.Almost\_Full\_Type} {Full-Single Threshold Constant Parameter} [get\_ips FIFO\_Top]

#### 注!

某些情况下选项值中可能包含特殊字符,比如破折号"-"或空格,这有可能导致该选项 值被错误解析,这种情况下必须使用大括号{}将选项值括起来。

#### 另请参阅

- <u>list\_property</u>
- report property

# 8.3.20 source

在云源的 tcl 命令编辑窗口中或启动命令行模式后,使用该命令可以执行 tcl 脚本。文件路径形式请参考 8.3.1 add file。

#### 语法

source <file>

#### 使用

| 名称            | 描述         |
|---------------|------------|
| <file></file> | 要执行的tcl脚本。 |

分类

IPFlow, Project

#### 描述

对未使用的 GPIO 设置不同的 IO 属性。

#### 参数

<file> 要被执行的 Tcl 脚本文件。

#### 示例

source project.tcl source D:/gowin\_project/project.tcl source D:\\gowin project\\project.tcl

# 8.3.21 write\_ip\_tcl

导出 Tcl 脚本,该脚本可以重新生成给定的 IP。

## 语法

write\_ip\_tcl [-ip\_name <newModuleName>] [-multiple\_files] [-force]
[<tcl\_filename>] <objects>

#### 使用

| 名称                               | 描述                   |
|----------------------------------|----------------------|
| [-ip_name]                       | 设置 IP module 名称      |
| [-multiple_files]                | 为每个 IP 对象创建一个.tcl 文件 |
| [-force]                         | 覆盖已有文件               |
| [ <tcl_filename>]</tcl_filename> | 导出的 tcl 文件           |
| <objects></objects>              | 导出 tcl 文件的 IP 对象     |

#### 分类

**IPFlow** 

#### 描述

该命令为指定的 IP 对象导出 Tcl 脚本文件,便于通过 Tcl 脚本再次生成 IP, 文件路径形式请参考 8.3.1 add file。

#### 参数

- [<tcl\_filename>] 生成的 Tcl 脚本文件名称,不指定时使用当前工程名称 命名;
- <objects>指定要生成 Tcl 脚本的一个或多个 IP 对象,一个对象通过 [get\_ips module\_name]指定,如果是指定多个对象,则使用[get\_ips module\_name0 module\_name1 ...]。
- [-ip\_name <newModuleName>]重命名生成的 Tcl 脚本中的 IP 的 module\_name,只能指定一个对象;
- [-multiple\_files]为指定的所有 IP 生成 Tcl 脚本文件, 脚本名称以对应 IP 的 module\_name 命名, 该选项与-ip\_name 以及<tcl\_filename>互斥;

● [-force]覆盖已有的同名的 Tcl 文件。

# 示例

该示例编写了一个 Tcl 文件,该文件指定 IP 对象 FIFO\_Top,但在 source 时将使用新名称 FIFO\_Top\_new 创建它:

write\_ip\_tcl -ip\_name FIFO\_Top\_new [get\_ips FIFO\_Top] 该示例为工程中指定的每个 IP 模块编写独立的 Tcl 文件: write\_ip\_tcl -multiple\_files [get\_ips FIFO\_Top FIFO\_Top\_1] 该示例将工程中的指定的多个 IP 模块写入一个 Tcl 文件:

# **9** <sub>附录</sub>

# 9.1 文件说明

云源支持在工程设计中添加物理约束、时序约束等文件,在设计运行综 合及布局布线过程中会产生多种执行文件,本章节以表的形式介绍云源支持 的各种文件类型。

#### 表 9-1 源文件

| 类型    | 定义                 | 描述                                               |
|-------|--------------------|--------------------------------------------------|
| .gsc  | 设计综合约束文件           | 用于 GowinSynthesis 综合工具的约束文件                      |
| .ipc  | IP 配置文件            | IP Core Generator 可加载.ipc 文件对 IP 进行修改配置后重新产生     |
| .cst  | 物理约束文件             | 用于对设计添加物理约束                                      |
| .sdc  | 时序约束文件             | 用于对设计添加时序约束                                      |
| .fi   | User Flash 初始化文件   | 对 User Flash 进行初始化赋值,通过编程 器下载码流时可以选择加载该初始化文件。    |
| .rao  | RTL级 GAO 配置文件      | 用于捕获综合优化前的 RTL 信号                                |
| .gao  | 综合后 GAO 配置文件       | 用于捕获综合优化后的 Netlist 信号                            |
| .gvio | 虚拟输入输出配置文件         | 用于实时监控并驱动内部 FPGA 信号                              |
| .gpa  | 功耗分析配置文件           | 用于对设计进行功耗分析                                      |
| .mi   | 存储器初始化文件           | 对存储器进行初始化赋值,通过 IP Core Generator 产生存储器时使用该初始化文件。 |
| .V    | Verilog 源文件        | 包含电路结构和功能的 Verilog 描述文件                          |
| .sv   | System Verilog 源文件 | 包含电路结构和功能的 System Verilog 描述<br>文件               |
| .vhd  | VHDL 源文件           | 包含电路结构和功能的 VHDL 描述文件                             |

| 类型            | 定义                             | 描述                                        |
|---------------|--------------------------------|-------------------------------------------|
| .vg           | 综合后的网表文件                       | 使用 GowinSynthesis 综合<br>后产生的网表文件          |
| _syn.rpt.html | 综合报告文件                         | 可以查看综合后的资源占<br>用和时序分析等信息                  |
| .fs           | BitStream 文件                   | 用于云源编程器进行下载                               |
| .bin          | bin 格式的 BitStream 文件           | 用于云源编程器进行下载                               |
| .ekey         | 密钥文件                           | 用于云源编程器进行下载<br>时对加密的 BitStream 文<br>件进行解密 |
| .V0           | 布局布线后的 verilog 格式<br>的时序仿真模型文件 | 用于时序仿真的 flatten 结<br>构的 Verilog 模型文件      |
| .vho          | 布局布线后的 vhdl 格式的时序仿真模型文件        | 用于时序仿真的 flatten 结<br>构的 VHDL 模型文件         |
| .sdf          | 标准延迟格式文件                       | 用于布局布线后的网表时<br>序仿真                        |
| .ibs          | 输入/输出缓冲区信息指定<br>文件             | _                                         |
| .tr           | 文本格式的时序报告                      | -                                         |
| .rpt.txt      | 文本格式的布局布线报告                    | -                                         |
| .rpt.html     | html 格式的布局布线报告                 | -                                         |
| .tr.html      | html 格式的时序分析报告                 | -                                         |
| .pin.html     | html 格式的端口属性报告                 | -                                         |
| .power.html   | html 格式的功耗分析报告                 | -                                         |
| .р            | 增量布局文件                         | 用于增量布局                                    |
| .pr           | 增量布局布线文件                       | 用于增量布局布线                                  |

表 9-2 执行文件

# 9.2 文件和文件夹命名规则

云源文件夹和文件命名规则: 名字中不可以包含?"//<>\*|:字符,文件夹名字不允许包含空格,文件名字可以包括空格但空格不能出现在名字的首尾。

在云源各个组件的对话框中填写文件路径名时,会按照上述规则进行判断,不符合规则的会弹出提示窗口。

# 9.3 安全声明

在用户安装与使用的过程中,云源不会在后台收集用户的任何信息或者 访问网络数据端口,所有数据信息都保留在本地,也不会对软件进行自动更 新。

